虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

MP3音频编解码<b>技术标准</b>

  • DVBS2fec短帧编解码matlab全部程序仿真通过

    DVBS2fec短帧,编解码全部程序,包括BCH,LDPC,交织等前向纠错编解码全部程序,仿真通过

    标签: dvbs2fec 解码 matlab

    上传时间: 2022-05-01

    上传用户:qdxqdxqdxqdx

  • 关于曼彻斯特编解码Verilog代码

    关于曼彻斯特编解码Verilog代码,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

    标签: 曼彻斯特 编解码 Verilog

    上传时间: 2022-05-22

    上传用户:kent

  • PCI Express M.2 Specification,PCIE技术标准资料

    PCI_Express_M.2_Specification_Rev1.1_TS_12092016_CB.pdf  PCIE技术标准资料

    标签: PCI PCIE

    上传时间: 2022-06-24

    上传用户:canderile

  • 1553b的编解码源程序 和仿真程序

    1553b的编解码源程序 和仿真程序

    标签: 编码 解码

    上传时间: 2022-06-25

    上传用户:

  • 1553B编解码程序,Verilog描述.rar

    1553B编解码程序,Verilog描述.rar 1553B编解码程序,Verilog描述.rar

    标签: verilog

    上传时间: 2022-06-27

    上传用户:ttalli

  • 使用51单片机进行曼彻斯特编解码,

    使用51单片机进行曼彻斯特编解码,编码程序中有同步头,结束位设置,解码有查找同步头,有效跳变检测等程序,内有proteus仿真原理图.rar

    标签: 51单片机

    上传时间: 2022-06-28

    上传用户:

  • VIP专区-嵌入式/单片机编程源码精选合集系列(72)

    VIP专区-嵌入式/单片机编程源码精选合集系列(72)资源包含以下内容:1. STC89C58RD+ FLASH-ISP-IAP.2. c51programe的程序可能有你想要的.3. ARM和CPLD的JTAG的原理图.4. MIPS Assembly Language Programming.5. 一个已经在使用的16位DAC8830的源码,有用的,欢迎下载.6. C51-CPLD联合开发板的原理图。以调试通过.7. 美国豪威OmniVision生产的COMS SENSOR 读写程序.8. 2232接收 232接收 232接收.9. minigui实例源代码.10. 本程序使用一个定时器和任意的2个I/O口模拟一个串口通信。可以直接调用。.11. 仿真实例大集合收集的仿真实例免费为大家提供.12. 仿真实例大集合收集的仿真实例免费为大家提供.13. 仿真实例大集合收集的仿真实例免费为大家提供.14. 8051AD,use keil to program this code..15. 51DEVTest use keil to program this code..16. beep use keil to program this code..17. use keil to program this code..18. use keil to program this code..19. 适合KS8695X.20. KS8695的无线部分.21. ks8695的SOHO应用中的tftp部分.22. ks8695 SOHO应用中的iptable.23. 也是ks8695 soho中的文件.24. 此程序为ds18b20温度采集芯片的keil c 程序没有加入显示的部分,但已调试过.可用.25. 红外模块的控制程序实现.26. 模数转换模块ad7416的控制程序.27. 利用keil 51实现温湿度模块的控制程序.28. 一些关于Nios II学习的好资料.29. 文档中给出了使用VHDL编写的频率的精确测量方法的代码,同时还有cPLD与e2rom等的接口代码.30. c程序开发嵌入式工程模板,适用于进行arm7开发.在s3c44b0x进行开发时,需要包含必要的库文件,初始化文件等,这些文件为公共码,不需修改,用户只需在模板中编写main.c.31. MARS-7128-S CPLD开发板VHDL 源码.32. c51 uc/os源程序.33. ZigBee技术手册.34. 8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0.35. 用CPLD实现NAND FLASH接口的VHDL源码.36. 音频编解码芯片 LM4930的测试程序.37. 串行通信源程序.38. UC/OS2 的源码 北航大学出版社的那个版本 邵贝贝翻译的.39. CPLD/FPGA设计中的时钟应用讲解 及其实例.40. 本程序实现了7279键盘驱动芯片的使用和金鹏公司生产的液晶显示功能.

    标签: 金属结构 制造

    上传时间: 2013-06-01

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(91)

    VIP专区-嵌入式/单片机编程源码精选合集系列(91)资源包含以下内容:1. 非常 好用的模拟选通开关.2. 移植到ARM s3c2410平台的g722音频编解码库和测试程序。.3. ACM-12864汉字液晶显示驱动程序.4. A MPEG4 encoder, suit for ARM decode IP camera solution.5. Chipcon RF chip, CC1020 参考设计..6. TFT屏LTV350QV-F04的程序.7. RD800读卡器开发包.8. 0781@52RD_Qt嵌入式图形开发(入门篇.9. 新建文件夹!!!!!!!数电大实验!!!!!!!!!!2001介绍.10. 饮水机测温度原代码 用汇编语言写超过温度可以报警.11. 用C语言写的键盘扫描可以实现加减盛除的功能的计算器上面有电路图.12. 用C语言写的电子时钟可以准确的读出时间和进行时间小时分钟秒的设置.13. 这是要S3C2440的详细资料.14. S3C2410  BSP 开发板S3C2410 的板极支持包.15. 嵌入式软件软件方面的一本书。英文版.16. 等概率二进制码,循环码,跳频码,PPM-TH调制器,脉冲形成器,PPM-TH信号发送器。.17. Tiny printf function for embedded programming.18. 控制东西南北交通灯,非常有用!可以实现!.19. 嵌入式系统 —基于32位微处理器与实时操作系统 2006年春季 北京航空航天大学计算机学院.20. 基于SystemView 的AM调幅系统调制解调.21. 基于CPLD的交通灯系统设计.22. 很有用的哦!这是一个有关于发射电路的全部电路!.23. 基于T6963C的LCD液晶显示的实现.doc发表在《自动化技术与应用》的软件设计文章.24. 使用硬件I2C对E2PROM进行操作.25. 网上下的848主板的电路图 希望对大家有用.26. 详细解释了vsftpd的设置等方面的内容.27. 居与ARM9的最小文件系统.28. 将模拟温度传感器与数字转换接口电路集成在一起.29. 240128a液晶 详细技术手册(中文).30. hgo12864a液晶 详细技术手册 中文.31. 关于嵌入式C语言的一些精华资料.32. emc的实战实例,注释很详细的.一定对大家有帮助. 1 of 5.33. emc的实战例子 2 of 5 注释很详细,相信对大家一定有很大帮助..34. emc的实战例子 3 of 5 注释很详细,相信对大家一定有很大帮助..35. emc的实战例子 4 of 5 注释很详细,相信对大家一定有很大帮助..36. emc的实战例子 5 of 5 注释很详细,相信对大家一定有很大帮助..37. 这里有一个"EDA技术基础_第1章",谢谢大家支持!.38. 这是一篇课件_EDA技术基础_第2章 希望大家支持!.39. 这里接着是"EDA技术基础_第3章",谢谢大家支持!.40. 这里接下来是"EDA技术基础_第4章" 谢谢大家!.

    标签: 机械 工程设计

    上传时间: 2013-07-05

    上传用户:eeworm

  • 基于FPGA的ADC并行测试方法研究.rar

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT

    标签: FPGA ADC 并行测试

    上传时间: 2013-07-11

    上传用户:tdyoung

  • FIR数字滤波器的FPGA最佳实现方法研究.rar

    在图像处理、数据传输、雷达接收等现代信号处理领域,对信号处理的稳定性、实时性和灵活性都有很高的要求。FIR数字滤波器因其线性相位特性满足了现代信号处理领域对滤波器的高性能要求,成为应用最广泛的数字滤波器之一。高密度的FPGA兼顾实时性和灵活性,为FIR数字滤波器的实现提供了强大的硬件支持。 现今FIR数字滤波器的FPGA实现方法中最常用的是基于DA的实现方法和基于CSD编码的实现方法,本文对这两种实现方法进行了深入的探讨,并进行了一定的改进。本论文所做的主要工作和创新如下: 1、对FIR数字滤波器的硬件实现方法进行了理论研究,其中着重对并行FIR数字滤波器的实现方法进行了深入探讨并提出了一个改进的实现方法:基于CSD-DA的改进实现方法。这个实现方法在一定情况下比单纯的基于CSD编码的实现方法和基于DA的实现方法都要节约芯片面积。 2、经过电路建模和数学推导提出了“CSD-DA择优比较法”。该比较法可以从基于CSD编码的实现方法、基于DA的实现方法以及基于CSD-DA的改进实现方法中较精确的选择出最佳实现方法。 3、用Cyclone EPEC6Q240C8芯片和音频编解码芯片TLV320AIC23B实现了一个可以滤除音频信号中高频噪声的音频FIR数字低通滤波器。

    标签: FPGA FIR 数字滤波器

    上传时间: 2013-06-07

    上传用户:zhangyi99104144