MBPS

共 227 篇文章
MBPS 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 227 篇文章,持续更新中。

图象压缩系统中熵编解码器的FPGA设计及实现

随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研究熵编解码器的硬件实现,具有广阔的应用背景。本文以星载视频图像压缩的硬件实现项目为背景,对熵

支持USB PS2 UART SPI CRC功能的凌阳8位单片机

1、 支持USB 1.1通讯协议;<BR>2、 支持高速(Full Speed、12Mbps )和低速(Low Speed、1.5Mbps )传输;<BR>3、 6MHz晶体,锁相环PLL振荡器提供高

一种新型并行Turbo编译码器的FPGA实现.rar

可靠通信要求消息从信源到信宿尽量无误传输,这就要求通信系统具有很好的纠错能力,如使用差错控制编码。自仙农定理提出以来,先后有许多纠错编码被相继提出,例如汉明码,BCH码和RS码等,而C。Berrou等人于1993年提出的Turbo码以其优异的纠错性能成为通信界的一个里程碑。 然而,Turbo码迭代译码复杂度大,导致其译码延时大,故而在工程中的应用受到一定限制,而并行Turbo译码可以很好地解决上述

基于FPGA的CCK调制技术的研究.rar

本文以无线局域网IEEE 802.11b标准中的5.5Mbps和11Mbps这两种物理层高速数据传输速率的扩频调制方式——补码键控(CCK)调制为研究对象,对物理层传输原理及传输技术进行了较深入的分析;论述了补码序列;讨论了CCK调制的原理及其实现过程;将CCK调制与多元双正交键控(MBOK)调制进行了比较;应用MaxplusⅡ对CCK调制进行仿真,并对CCK调制性能作了简要的理论分析。 补码序列

基于FPGA的直序扩频软件无线电发射机研究.rar

软件无线电是无线通信领域继固定到移动、模拟到数字之后的第三次革命,是目前乃至未来的无线电领域的技术发展方向,它在提高系统灵活性上有无可比拟的优势,是实现未来无线通信系统的有效手段。扩频通信具有卓越的抗干扰和保密性能。扩频通信相对于传统的窄带通信,在频谱利用率上也有明显的优势,是未来无线通信系统中的关键技术,直接序列扩频则是其中在民用领域使用最多的一种扩频技术。FPGA在分布式计算、并行处理、流水线

基于ARM和FPGA的嵌入式系统的研究和设计.rar

随着电信网的不断发展,各种通信设备应运而生。在电信领域中,常采用2Mbps速率的E1接口作为通信设备之间数据传输的物理层接口。 本文首先对E1接口的概念进行了详细介绍,分析了它的帧格式。接着介绍了FPGA开发技术、开发过程和开发工具,提出了在FPGA系统中外加E1接口芯片来实现E1接口的设计方案。在设计中采用了FPGA作为处理器,实现对E1接口芯片的控制和数据处理。E1接口芯片则负责E1信号的接收

高速Viterbi译码器的FPGA实现.rar

本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在,本文在加一比一选模块中采用了全并行结构的设计方法,这种方法虽然

基于FPGA的精确时钟同步方法研究.rar

在工业控制领域,多种现场总线标准共存的局面从客观上促进了工业以太网技术的迅速发展,国际上已经出现了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多种工业以太网协议。将传统的商用以太网应用于工业控制系统的现场设备层的最大障碍是以太网的非实时性,而实现现场设备间的高精度时钟同步是保证以太网高实时性的前提和基础。 I

基于FPGA的USB接口数据采集系统研究.rar

随着科学技术水平的不断提高,在科研和生产过程中为了更加真实的反映被测对象的性质,对测试系统的性能要求越来越高。传统的测试装置,由于传输速度低或安装不便等问题已不能满足科研和生产的实际需要。USB技术的出现很好的解决了上述问题。USB总线具有支持即插即用、易于扩展、传输速率高(USB2.0协议下为480Mbps)等优点,已逐渐得到广泛的应用。 本课题研究并设计了一套基于USB2.0的数据采集系统。论

基于FPGA的多种高效编码和调制技术的研究与实现.rar

本论文介绍了几种编码和调制技术的基本原理和课题的总体实现结构,重点分析和讨论了滚降系数可调的成形滤波、内插技术以及滤波器中乘法器、加法器的实现方法。通过外部控制器可对FPGA内部设计的多项参数进行设置,可支持32.000kbps~4.096Mbps范围内的多速率数据传输,适用于各种信道限带性能要求的传输系统。本论文使用一片FPGA芯片实现了信道编码(包括数据加扰、差分编码、卷积码、RS码、交织等)

(2,1,9)软判决Viterbi译码器的设计与FPGA实现.rar

卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理,重点讨论了决定Viterbi算法复杂度和译码性能的关键因素,在此基础上

基于IEEE80211a的OFDM发射机系统的FPGA设计.rar

无线局域网是计算机网络技术和无线通信技术相结合的产物,是利用无线媒介传输信息的计算机网络。在无线通信信道中,由于多径时延不可避免地存在符号间干扰,正交频分复用(OFDM)作为一种可以有效对抗符号间干扰(ISI)和提高频谱利用率的高速传输技术,引起了广泛关注。在无线局域网(WLAN)系统中,OFDM调制技术已经被采用作为其物理层标准,并且公认为是下一代无线通信系统中的核心技术。基于IEEE802.1

基于FPGA的同步数字复接系统的设计.rar

数字复接技术是数字通信网的一项重要技术,能够将若干路低速信号合并为一路高速信号,进而提高传输效率。应用可编程逻辑门阵列(FPGA)芯片实现复接系统便于修改电路结构,增强设计的灵活性,并且节约了系统资源。 本文基于FPGA的同步数字复接系统的设计与建模,首先介绍了EDA技术及其发展,然后对数字复接技术的基木原理进行说明,采用自顶向下的数字系统建模思路,提出了基于FPGA的同步数字复接系统的设计方法,

基于FPGA的以太网流量发生器的设计与实现.rar

为了对慕尼黑工业大学集成系统教席所开发的网络处理器原型平台进行测试,需要采用一个以太网数据包发生器来产生测试激励。由于现有的软件发生器只能提供大约10Mbps-100Mbps的速率,而被测试的网络处理器可以处理1Gbps的数据,故需要开发一个基于硬件的发生器。 本设计采用一种得到业界广泛使用的以太网数据包捕获文件格式-pcap格式。数据包发生器所要生成的数据包将来源于对pcap文件的提取。 除了硬

基于FPGA的通用网络化雷达监控系统的设计与实现.rar

雷达是由发射系统、接收系统、伺服系统、信号处理系统、监控系统以及终端计算机组成的复杂电子设备,其中监控系统是雷达的神经中枢,协调各个分系统的工作。监控系统主要有两大任务,即“监测”与“控制”。监测就是采集各分系统的工作状态以及故障状态信息,并将这些信息发送至终端计算机,以达到对各分系统监测的目的;控制就是接收终端计算机发出的控制指令,解析处理后实现对各分系统的控制。有时,监控系统肩负着将信号处理系

可配置的Viterbi译码器的FPGA实现.rar

卷积码作为一类重要的前向纠错码,同具有最大似然译码特性的Viterbi译码算法,广泛应用于各种数字通信系统。随着通信技术的持续发展,产生了许多新技术和新标准。不同的通信标准采用不同的卷积码,以往固定参数的Viterbi译码核已不能满足应用的需要。兼容不同通信标准,支持参数动态配置的Viterbi译码核的设计与实现,具有重要的研究价值。 本文以WiMAX、LTE和UMB无线接入标准为背景,在分析了V

基于FPGA的80211b设计.rar

基于WiFi 技术的无线局域网是现代无线通信技术在计算机网络中的典型应用,具有可移动性、安装方便、成本低、扩展能力强等优点。其所采用的核心技术是IEEE802.11b通信协议,带宽最高可达11Mbps。802.11b协议基于DSSS无线频率调制技术,有较强的抗干能力,被选为该标准的唯一的物理传输技术,使得802.11b可以和1Mbps和2Mbps的802.11DSSS系统相互操作。 IEEE802

基于ARM和FPGA的远程监控系统设计.rar

基于嵌入式技术的远程监控系统可以达到动态、无死角的监控目的,可以对一些特殊环境进行远程监视和控制,且不受湿度、温度等条件的影响,广泛应用于军事、交通、智能家居、医疗监护等多个领域。可以解决传统监控系统将图像采集设备固定在一个地方而使监控范围有限,适用场合少等弊端。 本文设计了一款基于ARM和FPGA的远程监控系统。首先在对远程监控系统功能分析的基础上,设计了以ARM为主控制器和FPGA为辅助控制器

高效视频编码与其应用

<p>为什么要编码<br/>无压缩的视频流(8 bit YU420)数据量惊人,无法适用于现有的存储媒介和通讯带宽例如VCD(352X288x25FPS):45分钟的数据量约为10GB,需要265:1的压缩<br/>DVD(720×480×30FPS):2小时的数据量约为100GB,通常需要15:1的压缩高清节目广播(1920×1080×30FPS):通讯带宽24Mbps(未来希望两路),需要30

基于MIPI规范的TFT-LCD驱动芯片设计与研究

<p>本文首先对TFT-LCD显示与驱动原理进行了详细的分析与研究,接着通过对MIPI协议的掌握与了解,对TFT-LCD驱动IC的数据接口部分进行了系统级模块的架构设计,根据数据接口的传输需求,设定了三种不同的工作模式,分别为超低功耗模式、低速传输模式和高速传输模式,在接口电路工作期间通过这三种不同模式的来回切换,大大的提升了传输的效率以及显著的降低了功耗。</p><p>本文所设计的系统级功能框架