利用VHDL语言写的0到100MHZ频率计,只通过仿真,未在实验台验证,仅供参考
上传时间: 2016-06-08
上传用户:waizhang
频率计,经过编译与仿真,能够在数码管上显示
标签: 频率计
上传时间: 2014-01-13
上传用户:tzl1975
国外自制频率计,很全,有原理图,有源代码,有说明.
上传时间: 2013-12-26
上传用户:nanfeicui
简易数字频率计题解.( 1997年 B 题 ) 编写与讲解人:田良(东南大学无线电系,2003年3月12日) 一)任务 设计并制作一台数字显示的简易频率计。 (二)要求 1.基本要求 (1)频率测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz~1MHz b.测试误差≤0.1% (2)周期测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz~1MHz b.测试误差≤0.1% 3) 脉冲宽度测量 a.测量范围 信号:脉冲波 幅度:0.5V~5V[注] 脉冲宽度≥100μs b.测试误差≤0.1% (4)显示器 十进制数字显示,显示刷新时间1~10秒 连续可调,对上述三种测量功能分别采用不同颜色的 发光二极管指示。 (5)具有自校功能,时标信号频率为1MHz。 (6)自行设计并制作满足本设计任务要求的稳压电源
上传时间: 2013-12-26
上传用户:xg262122
基于AT89C52的频率计,希望大家有用
上传时间: 2013-12-24
上传用户:1079836864
利用DSP2812发出频率为7500Hz的方波
上传时间: 2016-06-14
上传用户:2467478207
频率计-6bit-lcd1602.asm
上传时间: 2016-06-14
上传用户:15736969615
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自主设计进行时钟分频的实现方法仍然非常流行。首先这种方法可以节省锁相环资源,再者,这种方式只消耗不多的逻辑单元就可以达到对时钟操作的目的。 偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现任意的偶数分频。
上传时间: 2016-06-14
上传用户:wpwpwlxwlx
通过气压传感苦尽芯片MPX4105和电压/频率转换芯片LM331实现了基于51单片机的数字气压计
上传时间: 2013-12-20
上传用户:维子哥哥
DSP原理及电机控制应用-基于TMS320LF240X电压频率转换源代码
上传时间: 2016-06-16
上传用户:许小华