虫虫首页|资源下载|资源专辑|精品软件
登录|注册

HS

  • 220V电源转换380V电源逆变器

    本公司生产以下产品 1 单相逆变三相交流电源: 该电源在输入单相AC180V~AC260V电压时,输出三相可根据用户要求而设定的电压AC100V~AC440V。当输入电压和负载变动时可将输出电压稳定在一个固定的值上。输出频率可选:范围0Hz~400Hz。 功率为: 0.4~11KW 。该电源体积小重量轻(无升压工频变压器)谐波小稳定可靠。三相输出相位互差120°±0.5°,输出频率变化﹤0.1Hz/24h,效率﹥95%, 简要说明: HS-MYL100-2R2系列 采用电机控制专用芯片DSP数字信号处理器和先进的磁场定向矢量控制算法,完成电机的完全解耦控制,实现真正的电流矢量控制,具有低频高启动转矩、精准控制和高速动态响应能力。提供V/F控制、无PG矢量控制(SVC)、有PG矢量控制(VC),并根据不同的行业需求,提供对应功能的多种专业扩展卡实现各种行业专业解决方案,可广泛应用于要求低成本、高性能、高专业化程度等的各种行业专业场合。 详细内容 控制方法:无PG矢量控制(SVC)、有PG矢量控制(VC)、V/F控制; 输出频率范围:0~600Hz,频率精度:0.01Hz; 起动转矩:有PG矢量控制0Hz/180%(VC);无PG矢量控制0.5Hz/150%(SVC); 调速范围:有PG矢量控制1:1000;无PG矢量控制1:100; 15kW规格以下内置制动单元,如需快速停车,可直接连接制动电阻; 16段多端速控制、简易PLC控制、摆频控制; 内置多功能组合数字PID调解控制; 5路数字量输入、2路模拟量输入、1路模拟量输出、1路继电器输出、1路开路集电极输出,外接扩展卡(选配)可增加3路数字量输入、2路模拟量输入、1路模拟量输出、1路脉冲量输出、1路继电器输出、2路开路集电极输出; 转速追踪再起动功能,实现对旋转中的电机平滑无冲击起动; 自动电压调速调整:当电网电压变化时,能自动保持输出电压恒定; 提供可选择的外引LED/LCD操作面板,实现方便快捷的操作; 节能运行:先进的职能控制方式,具有强大的自学功能,自动适应工况负载的变化,自动实现最佳的节能运行; LED操作面板具备多机参数拷贝功能,大大方便配套用户对功能参数的批量设置; 完善的保护功能:短路、过流、缺项、电子热继电器、过压、欠压、过载、过热、外部设备故障、通信故障保护; 用户密码设置:对用户设定的参数进行保密,并防止非授权人员修改; 工作电压范围广,长期低电压时电压时通过调制技术,保证带载能力; 慧思商贸有限公司 联系电话:18993112627 13919827366

    标签: 220V 380V 电源转换 电源逆变器

    上传时间: 2013-11-19

    上传用户:哈哈hah

  • PIC16C54C锁相环程序

      PIC16C54C为8位单片机,指令字长12位,全部指令都是单字节指令,系统为哈佛结构,数据总线和程序总线各自独立分开,数据总线宽度为8位,程序总线宽度为12位,内部程序存储器为512×12位,内部数据寄存器为32×8位。   PIC16C54C有12根双向可独立编程I/O引脚,分为PortA和PortB两个端口,其中PortA为RA0~RA3,PortB为RB0~RB7,每根I/O引脚可由程序来编程决定其输入输出方向。   PIC16C54C提供四种可选振荡方式:   - RC,低成本的阻容振荡方式   - XT,标准晶体/陶瓷振荡   - HS,高速晶体/陶瓷振荡   - LP,低功耗,低频晶体振荡 更多锁相环知识请访问 http://www.elecfans.com/zhuanti/PLL.html

    标签: PIC 16C C54 54C

    上传时间: 2013-12-22

    上传用户:dianxin61

  • i2c总线pdf

    1 序言1.1 版本1.0-19921992 I2C 总线规范的这个版本有以下的修正• 删除了用软件编程从机地址的内容因为实现这个功能相当复杂而且不被使用• 删除了低速模式实际上这个模式是整个I2C 总线规范的子集不需要明确地详细说明• 增加了快速模式它将位速率增加4 倍到达400kbit/s 快速模式器件都向下兼容即它们可以在0~100kbit/s 的I2C 总线系统中使用• 增加了10 位寻址允许1024 个额外的从机地址• 快速模式器件的斜率控制和输入滤波改善了EMC 性能注意100kbit/s 的I2C 总线系统或100kbit/s 器件都没有改变1.2 版本2.0-1998I2C 总线实际上已经成为一个国际标准在超过100 种不同的IC 上实现而且得到超过50 家公司的许可但是现在的很多应用要求总线速度更高电源电压更低这个更新版的I2C 总线规范满足这些要求而且有以下的修正• 增加了高速模式HS 模式它将位速率增加到3.4Mbit/s HS 模式的器件可以和I2C 总线系统中快速和标准模式器件混合使用位速率从0~3.4Mbit/s• 电源电压是2V 或更低的器件的低输出电平和滞后被调整到符合噪声容限的要求而且保持和电源电压更高的器件兼容• 快速模式输出级的0.6V 6mA 要求被删除• 新器件的固定输入电平被总线电压相关的电平代替• 增加了双向电平转换器的应用信息

    标签: i2c 总线

    上传时间: 2014-12-27

    上传用户:hakim

  • 基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明

    基于FPGA设计的字符VGA  LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明,通过字符转换工具将字符转换为 8 进制 mif 文件存放到单端口的 ROM IP 核中,再从ROM 中把转换后的数据读取出来显示到 VGA 上,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_HS, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_HS;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_HS;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_HS = osd_HS;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .HS                    (video_HS                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .pclk                  (video_clk                  ), .i_HS                  (video_HS                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_HS                  (osd_HS                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    标签: fpga vga lcd

    上传时间: 2021-12-18

    上传用户:jimmy950583

  • 基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明 FPGA

    基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_HS, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_HS;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;assign vga_out_HS = video_HS;assign vga_out_vs = video_vs;assign vga_out_r  = video_r[7:3]; //discard low bit dataassign vga_out_g  = video_g[7:2]; //discard low bit dataassign vga_out_b  = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .HS(video_HS), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule

    标签: fpga vga显示 verilog quartus

    上传时间: 2021-12-18

    上传用户:kingwide

  • 常用继电器 Altium Designer AD原理图库+PCB封装库2D3D元件库文件

    常用继电器 Altium Designer AD原理图库+PCB封装库2D3D元件库文件原理图列表:CSV text has been written to file : 继电器.csvLibrary Component Count : 37Name                Description----------------------------------------------------------------------------------------------------ATQ203              12V两组转换G4A-1A-E-12VD       12V一组常开G4A-1A-E-24VD       24V一组常开G4A-1A-E-5VD        5V一组常开G6K-2F-Y            两组转换-信号型HF32F/12-HS         12V一组常开HF32F/5-HS          5V一组常开HF46F/12-HS1        12V一组常开HF46F/24-HS1        24V一组常开HF46F/5-HS1         5V一组常开HF46F/9-HS1         9V一组常开HFD3                超小型两组转换HFD42               超小型两组转换HFKW-012-1ZW        12V一组转换HK19F-DC-12V        12V两组转换HK19F-DC-24V        24V两组转换HK19F-DC-5V         5V两组转换HK19F-DC-9V         9V两组转换HK4100F             一组转换HRS1H-S-DC5V        5V一组转换HRS2H-S-DCSV-N_X    5V两组转换JTKW-012-1HW-S      12V一组常开JTKW-012-1ZW-S      12V一组转换JZC-23F(12VDC)      12V单路双控JZC-23F(5VDC)       5V单路双控MKT6-S-12DH         12V一组常开SLA-05VDC-SL-A      5V一组常开SLA-12VDC-SL-A      12V一组常开SLA-24VDC-SL-A      24V一组常开SPA-S-112DM         12V一组常开SRD-05VDC-SL-C      5V一组转换SRD-09VDC-SL-C      9V一组转换SRD-12VDC-SL-C      12V一组转换SRD-24VDC-SL-C      24V一组转换SRD-S-105D          5V一组转换SRD-S-112D          12V一组转换TA-1a               一组常开PCB封装列表:PCB Library : 继电器.PcbLibDate        : 2020/12/28Time        : 17:25:41Component Count : 51Component Name012-1HW_BK012-1HW_W012-1ZW_BK012-1ZW_WATQ203G4A-1A-EG6K-2F-YHF46-xx-HS1HFD3-DIPHFD3-SMDHFD42HFD42-SHFD42-S1HK19F-DCHK4100FHRS1HHRS2HJQX-14FC-1A_BKJQX-14FC-1A_WJQX-14FC-1AH_BKJQX-14FC-1AH_WJQX-14FC-1B_BKJQX-14FC-1B_WJQX-14FC-1BH_BKJQX-14FC-1BH_WJQX-14FC-1C_BKJQX-14FC-1C_WJQX-14FC-1CH_BKJQX-14FC-1CH_WJQX-14FC-2A_BKJQX-14FC-2A_WJQX-14FC-2B_BKJQX-14FC-2B_WJQX-14FC-2C_BKJQX-14FC-2C_WJZC-23F(4123)JZC-32F_1HJZC-32F_1ZMKT6-S-12DHSLA-xxVDC-SL-ASPA-S-112DMSRD-A_BSRD-A_BKSRD-A_YSRD-B_BSRD-B_BKSRD-B_YSRD-C_BSRD-C_BKSRD-C_YTA-1a

    标签: 继电器 Altium Designer

    上传时间: 2022-03-13

    上传用户:tqsun2008

  • STM32F427xx STM32F429xx 数据手册

    stm32f427数据手册中文版,stm32f429数据手册中文版,官网下的ARM Cortex-M4 32b MCU+FPU,225DMIPS,高达 2MB Flash/256+4KB RAM,USB OTG HS/FS,以太网, 17 个 TIM, 3 个 ADC, 20 个通信 接口、摄像头 & LCD-TFT

    标签: stm32

    上传时间: 2022-03-23

    上传用户:hxd

  • V-by-One HS标准文档

    VbyOne_Spec_V1.4,4k2k显示技术,显示开发者必备良药

    标签: V-by-One

    上传时间: 2022-04-20

    上传用户:ttalli

  • MIPI D-PHY spec version1.2

    MIPI D-PHY v1.2相对于之前介绍的v1.1变化主要是速率从1.5Gbps/Lane提升到了2.5Gbps/Lane,可以支持更高的分辨率显示,同时新增了Calibration功能,用于HS-Deskew。

    标签: mipi D-PHY

    上传时间: 2022-06-27

    上传用户:slq1234567890

  • MIPI DSI标准手册 Specification for Display Serial Interface (DSI)

    MIPI Specification for DSI 1.3,MIPI DSI标准手册 V1.3版本,手册介绍了MIPI DSI所有操作方法和建议,如LP模式,HS模式等。也包含了HS模式的数据打包方式,4lane,2lane,1lane传输方式。LP模式切换到HS模式的流程和方法。DSI协议数据包种类,如null packet,rgb packet, ycrcb packet,long data packet等。

    标签: mipi DSI

    上传时间: 2022-07-10

    上传用户:20125101110