FIFO

共 828 篇文章
FIFO 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 828 篇文章,持续更新中。

基于FPGA的SCI串行通信接口的研究与实现.rar

国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡。本课题是这个项目的进一步引伸,用于设计SCI串行通信接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI串行通信接口进行研究与实现。论文先概述SCI协议,接着对SCI串行通信接口的两个模块:SCI节点模型模块和CPCI总线接口模块的功能和实现进行了详细的论述。

基于FPGA的双核优卡的IO通道设计与接入机制研究.rar

本文对基于FPGA的双核优卡的I/O通道设计与接入机制进行了阐述。双核优卡是一种具有新型安全体系结构的智能卡,能够存储多个COS及其应用。它采用完全隔离的思想实现COS间的存储安全和访问安全。I/O通道是双核优卡与终端进行串行数据传输的渠道。它的数据传输功能根据模块分层理论可以分成物理层、数据链路层和应用层。物理层和数据链路层的功能由串行通信接口实现,8051微控制器核实现应用层协议处理。串行通信

基于FPGA的SCIRT节点的研究与实现.rar

国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡,本课题是这个项目的进一步引伸,在其基础上设计出满足SCI/RT协议的接口模型,并在每个SCI/RT通信节点中加入数据的优先级判断,从而满足数据传输的实时性要求。 本文以此为背景,对基于FPGA的SCI/RT节点进行研究与实现。论文先概述SCI协议和SCI/RT协议,并分析两者的异同点。而后介绍数字硬

基于FPGA和DSP的擦伤检测系统设计与实现.rar

列车车轮踏面擦伤检测是铁路安全检测的一个重要组成部分。车轮踏面擦伤是由于列车在运行过程中的紧急制动等情况下产生的踏面的损伤,它严重的影响了列车的安全运行,所以及时有效的检测出车轮擦伤具有重要的现实意义。 本文正是在这样的背景下设计并实现了一套车轮踏面擦伤的在线自动检测系统。通过大量调研国内外已有的擦伤检测系统,并分析其优劣性,本文选择了振动式擦伤检测原理来设计整套系统。它是利用列车在运行过程中车轮

高性能FPGA可配置存储器的IP核设计.rar

可配置静态存储器(SRAM)模块是现场可编程门阵列(FPGA)的重要组成部分,它必须尽量满足用户不同的需要,所以要有良好的可配置性能。本文设计了一款深亚微米工艺下的4-Kb高速双端口可配置静态存储器(SRAM),它可以配置为4K×1、2K×2、1K×4、512×8和256×16五种不同的工作模式。基于不同的配置选择,该SRAM可以配置成单端口SRAM、双端口SRAM、ROM、FIFO、大规模查找表

基于FPGA的数字存储示波器的设计.rar

数字存储示波器在仪器仪表领域中占有重要的地位,应用范围相当广泛,所以对示波器的研制有重要的理论和实际意义。本文针对数字存储示波器的设计进行了深入的研究,旨在研制出100MHz带宽的数字存储示波器。 从各个方面考虑,选用了DSP、FPGA和单片机的方案来设计整个系统。整个系统采用单通道的方式。信号进来首先经过前端的调理电路把信号电压调整到AD的输入电压范围之内,这里调理电路主要是由信号衰减电路和信号

红外图像边缘检测技术及FPGA实现的研究.rar

细胞神经网络(Cellular Neural Network,CNN)是基于Hopfield神经网络和细胞自动机提出的一种面向VLSI实现的反馈型神经网络,其规则的局部连接结构十分适合于解决信号处理问题。同时,它也是一种非线性动态系统,在一个简单的细胞神经网络系统中就会出现有趣的分形现象以及复杂的混沌或超混沌动态特性。 本文主要研究的是细胞神经网络(CNN)模板的设计及其在图像处理上的应用。主要针

EoS中虚级联及LCAS功能的芯片设计与FPGA实现.rar

随着Internet技术的持续发展和宽带接入网建设的不断深入,数据业务流量飞速增长,已经成为电信市场的主体之一。但是,纯IP网络尚达不到公用传输网的可靠性要求,且建设耗资巨大。因此,人们提出基于同步数字体系(SDH)下传输以太网数据(Ethernet over SDH-EoS)的解决方案,被业界称之为EoS技术。EoS技术的出现,较好的实现了数据业务在SDH网络中的高效传输,最大程度地利用了现有的

基于FPGA的图像处理平台及3D加速引擎的设计.rar

3D加速引擎是3D图形加速系统的重要组成部分,以往在软件平台上对3D引擎的研究,实现了复杂的渲染模型和渲染算法,但这些复杂算法与模型在FPGA上综合实现具有一定难度,针对FPGA的3D加速引擎设计及其平台实现需要进一步研究。 本文在研究3D加速引擎结构的基础上,实现了基于FPGA的图像处理平台,使用模块化的思想,利用IP核技术分析设计实现了3D加速管道及其他模块,并进行了仿真、验证、实现。 图像处

基于PCIcore的HDLC控制器的FPGA实现.rar

支持PCI局部总线接口的HDLC控制器在现实中广泛使用,但是这类ASIC芯片存在很多不尽人意的问题,如业务量大的时候中断FIFO溢出、初始化发送通道时序错误等缺陷,而且芯片版本不断升级,工程应用上面临项目进度失控,人力不断投入,这不仅对提供该类功能的设备研发造成了困难,也使设备在使用过程中不断遭遇问题,设备量产后仍然投入大量人力物力维护,因此自行研究基于PCI core的HDLC控制器具有实际意义

基于AVS的变字长解码器的设计及其FPGA验证.rar

随着多媒体信息技术的发展,数字信息技术和通信技术的迅速提高,对多媒体视频压缩图像的要求越来越高。AVS-作为我国第一个拥有自主知识产权的音视频编解码标准应运而生,AVS(Audio Video coding Standard)是我国具备自主知识产权的第二代信源编码标准,是《信息技术先进音视频编码》系列标准的简称。2006年2月底,AVS标准被正式批准为数字音视频国家标准,并于2006年3月1日起正

基于FPGA的地面综合测试台系统研究.rar

随着现代遥测设备功能日趋复杂化及高可靠性要求,高度自动化的综合测试技术已经成为研制遥测地面检测平台的关键技术之一。 论文以遥测领域中的先进测试技术为研究背景,对新型FPGA器件及其系统设计技术进行了可行性研究与分析,设计了一种基于FPGA的遥测用地面综合测试台系统方案,并完成了工程样机。 地面综合测试台系统主要由计算机控制软件和地面测试台硬件两部分组成。以计算机控制软件操作界面为虚拟面板,完成人机

基于FPGA的实时图像边缘检测系统的研究.rar

随着集成电路技术的高速发展,单芯片图像处理成为目前的研究开发热点之一。FPGA结合了微电子技术、电路技术、EDA技术,使设计者可以集中精力进行系统逻辑功能的设计,缩短了设计周期,提高了设计质量。 本论文基于Altera公司CycloneII系列的FPGA芯片,研究并实现实时图像边缘检测的单芯片系统。系统的整个设计过程是在QuartusII以及DE1等软硬件环境下完成的,内容主要包括系统结构的分析以

基于FPGA的数字图像预处理算法研究.rar

实时图像处理系统对图像的处理速度要求比较高,软件实现图像处理无法满足要求,一般用硬件来实现,FPGA就是一种比较理想的器件。当前,基于FPGA的图像处理研究成为一个热门课题。 本文采用FPGA构建了一个用于验证图像预处理算法的系统,此系统主要由PC机、通信模块、存储模块、图像预处理算法模块、FIFO模块和控制模块组成。在此验证系统的上,实现了统计排序滤波、中值滤波、形态学滤波、高斯滤波、拉普拉斯算

基于FPGA的数字视频侦察监控系统设计.rar

数字视频监控技术无论是在军事领域还是在民用领域,都有着重要的作用和广泛的应用市场及前景。迫切的军用和民用需求,推动着视频监控技术持续而迅猛的发展。为了提高监控视频的图像质量,使设备小型化,以便能满足各种条件下的适用场合,目前基于FPGA的数字视频侦察监控系统已成为一种主流的解决方案。 本文设计了一种可以在战场上使用的数字视频侦察监控系统。该系统配备了12路摄像头,当侦察车或者装甲车在向前进的时候,

JPEG2000中MQ编码模块的研究与FPGA实现.rar

JPEG2000成为最新的静态影像标准后逐渐地占领了互联网、手机通信、数码相机等领域的图像处理应用市场。JPEG2000采用基于上下文的自适应二进制算术编码技术,算术编码的具体实现形式是MQ编码器。 本文研究了算术编码的基本原理,分析了JPEG2000中算术编码算法中自适应概率估计,大小概率编码,重归一化及结束等几个关键流程,并分别对这些流程作了研究,使其便于硬件发挥并行计算的特点。论文采用状态机

基于FPGA的通用异步收发器的设计.rar

通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利

基于DSPFPGA的捷联惯性导航系统设计.rar

在惯性导航系统中,捷联式惯性导航系统以其体积小、成本低和可靠性高等优点正逐步取代平台式惯性导航系统,成为惯性导航系统的发展趋势。 为了适应捷联惯性导航系统小型化、低成本和高性能的发展方向,本文设计了DSP与FPGA相结合的系统方案:系统采用MEMS器件和高性能A/D转换器构成惯性信号检测单元,FPGA进行I/O控制,DSP完成导航计算。方案综合考虑了系统成本、计算速度、精度、体积等各方面的因素,并

基于FPGA的IDE固态硬盘控制器的设计与实现.rar

固态硬盘是一种以FLASH为存储介质的新型硬盘。由于它不像传统硬盘一样以高速旋转的磁盘为存储介质,不需要浪费大量的寻道时间,因此它有着传统硬盘不可比拟的顺序和随机存储速度。同时由于固态硬盘不存在机械存储结构,因此还具有高抗震性、无工作噪音、可适应恶劣工作环境等优点。随着计算机技术的高速发展,固态硬盘技术已经成为未来存储介质技术发展的必然趋势。 本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通

CAN总线测试系统与TTCAN调度器的研究.rar

CAN总线是一种广泛应用于工业控制领域的现场总线。在CAN总线系统开发中,通过实验平台与测试工具验证CAN系统的有效性、实时性十分必要。有别于一般CAN总线测试系统所采用的USB-TO-CAN方案,本文采用带宽高、传输距离远的以太网取代USB,更能适应网络系统。 TTCAN是针对CAN的消息传输时间不确定性而提出的一种基于时间触发的运行机制。目前,Atmel公司已经推出支持TTCAN的ARM微控制