虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Entry-level

  • Visual Basic Low Level Disk Acces

    Visual Basic Low Level Disk Acces

    标签: Visual Basic Acces Level

    上传时间: 2013-12-23

    上传用户:王楚楚

  • Max232 Serial to RS232 Level Converter

    Max232 Serial to RS232 Level Converter

    标签: 232 Converter Serial Level

    上传时间: 2017-09-20

    上传用户:x4587

  • Introduction to the DirectX® 9 High Level Shading Language

    Introduction to the DirectX® 9 High Level Shading Language

    标签: Introduction Language DirectX Shading

    上传时间: 2017-09-24

    上传用户:ukuk

  • PXA270 design guide low level primitives

    PXA270 design guide low level primitives

    标签: primitives design guide level

    上传时间: 2014-06-30

    上传用户:yxgi5

  • 3-Level Buck

    Three-Level Buck CFLY Balance and Control Methodology.

    标签: CFLY

    上传时间: 2022-01-16

    上传用户:

  • RISC-V 指令集手册 中文版 卷 1:用户级指令集体系结构(User-Level ISA)

    RISC-V 指令集手册 卷 1:用户级指令集体系结构(User-Level ISA)

    标签: RISC-V 指令集

    上传时间: 2022-06-18

    上传用户:XuVshu

  • Protel99SE-t设计教程

    这是protel初学者可以学习的不错的一本入门书,里边有精彩的实例-This is the beginners can learn a good entry

    标签: Protel SE-t 99 设计教程

    上传时间: 2013-08-04

    上传用户:xc216

  • Verilog_HDL

    Verilog_HDL硬件描述语言入门及提高-Verilog_HDL entry and increase hardware description language

    标签: Verilog_HDL

    上传时间: 2013-07-27

    上传用户:yxgi5

  • VBfromentrytopractice

    VB从入门到实践。很适合vb的入门者。一边学一边做,更快掌握。-VB from entry to practice. Vb is very suitable for beginners. Side w

    标签: VBfromentrytopractice

    上传时间: 2013-05-29

    上传用户:shizhanincc

  • JPEG2000算术编码的研究与FPGA实现

    JPEG2000是由ISO/ITU-T组织下的IEC JTC1/SC29/WG1小组制定的下一代静止图像压缩标准.与JPEG(Joint Photographic Experts Group)相比,JPEG2000能够提供更好的数据压缩比,并且提供了一些JPEG所不具有的功能[1].JPEG2000具有的多种特性使得它具有广泛的应用前景.但是,JPEG2000是一个复杂编码系统,目前为止的软件实现方案的执行时间和所需的存储量较大,若想将JPEG2000应用于实际中,有着较大的困难,而用硬件电路实现JPEG2000或者其中的某些模块,必然能够减少JPEG200的执行时间,因而具有重要的意义.本文首先简单介绍了JPEG2000这一新的静止图像压缩标准,然后对算术编码的原理及实现算法进行了深入的研究,并重点探讨了JPEG2000中算术编码的硬件实现问题,给出了一种硬件最优化的算术编码实现方案.最后使用硬件描述语言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)在寄存器传输级(Register Transfer Level,RTL描述了该硬件最优化的算术编码实现方案,并以Altera 20K200E FPGA为基础,在Active-HDL环境中进行了功能仿真,在Quartus Ⅱ集成开发环境下完成了综合以及后仿真,综合得到的最高工作时钟频率达45.81MHz.在相同的输入条件下,输出结果表明,本文设计的硬件算术编码器与实现JPEG2000的软件:Jasper[2]中的算术编码模块相比,处理时间缩短了30﹪左右.因而本文的研究对于JPEG2000应用于数字监控系统等实际应用有着重要的意义.

    标签: JPEG 2000 FPGA 算术编码

    上传时间: 2013-05-16

    上传用户:671145514