Data Science
共 2,845 篇文章
Data Science 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 2845 篇文章,持续更新中。
Configuring the bq2754x-G1 Data Flash 电池数据应用说明
<p>TI bq2754x flash data 1 cell 电池数据应用说明</p>
ST7789V IC规格书
<p> Single chip TFT-LCD Controller/Driver with On-chip Frame Memory (FM)</p><p> Display Resolution: 240*RGB (H) *320(V)</p><p> Frame Memory Size: 240 x 320 x 18-bit = 1,382,400 bits</p><p> LCD Dri
高清电子书-C++ Primer Plus 第6版英文版 1438页
<p>高清电子书-C++ Primer Plus, 第6版英文版 1438页</p><p>Learning C++ is an adventure of discovery, particularly because the language accommodates several programming paradigms, including object-oriented programm
基于LabVIEW2012 FPGA模式的数据采集和存储系统
<p>基于LabVIEW2012FPGA模式的数据采集和存储系统</p><p>摘 要:为了提高数据采集系统精度,减少开发成本,提高开发效率,基于LabVIEW虚拟仪器开发工具研究并设计了一
种数据采集系统。该系统采用FPGA编程模式和网络流技术实现大批量数据实时传输,并对数据进行分析处理和存储。系
统硬件采用美国NI实时控制器CRIO⁃9025,实现16路数据可靠采集与存储。实验仿真及实际运行
RL78G12 Hardware data sheet
<p>detaial data sheet of Renesas RL78G12 MCU </p>
STM32L053C8T6数据手册
<p>STM32L053C8T6数据手册</p><p>Features • Ultra-low-power platform – 1.65 V to 3.6 V power supply – -40 to 125 °C temperature range – 0.27 µA Standby mode (2 wakeup pins) – 0.4 µA Stop mode (16 wakeup lin
verilog实现I2C通信的slave模块源码状态机设位计可做I2C接口的仿真模型
<p>verilog实现I2C通信的slave模块源码状态机设位计可做I2C接口的仿真模型</p><p><br/></p><p>//`timescale 1ns/1ps</p><p>module I2C_slv (</p><p>input [6:0] slv_id,</p><p>input RESET,</p><p>input &nb
spi 通信的master部分使用的verilog语言实现
<p>spi 通信的master部分使用的verilog语言实现,可以做为你的设计参考。</p><p>module spi_master(rstb,clk,mlb,start,tdat,cdiv,din, ss,sck,dout,done,rdata);</p><p> input rstb,clk,mlb,start;</p><p> input
AD8605/AD8606/AD8608 运算放大器DataSheet
<p>Precision, Low Noise, CMOS, Rail-to-Rail,
Input/Output Operational Amplifiers
Data Sheet AD8605/AD8606/AD8608</p><p>The AD8605, AD8606, and AD86081 are single, dual, and quad rail-to-rail in
FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和数码管显示
<p>FPGA Verilog HDL设计温度传感器ds18b20温度读取并通过lcd1620和8位LED数码管显示的QUARTUS II 12.0工程文件,包括完整的设计文件.V源码,可以做为你的学习及设计参考。</p><p>module ds18b20lcd1602display</p><p> (</p><p> Clk,</p><p> Rst,</p><p> &n
ADS8329 Verilog fpga 驱动源码 2.7V 至 5.5V 16 位 1MSPS 串
<p>ADS8329 Verilog fpga 驱动源码,2.7V 至 5.5V 16 位 1MSPS 串行模数转换器 ADC芯片ADS8329数据采集的verilog代码,已经用在工程中,可以做为你的设计参考。</p><p><br/></p><p>(</p><p> input clock, </p><p> input timer_clk_r,</p><p> input reset,&n
EIMAC Tube Catalog ( ref data) - Radio and TV Broa
<p>EIMAC Tube Catalog ( ref data) - Radio and TV Broadcasters (z-lib.org)</p>
电路设计(英)
<p data-section="0" class="tgt" style="font-variant-numeric: normal; font-variant-east-asian: normal; white-space: normal; box-sizing: border-box; margin-top: 0px; margin-bottom: 0px; padding: 0px; mi
FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明 使用 FPGA
<p>FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明,使用 FPGA 内部的 FIFO 以及程序对该 FIFO 的数据读写操作。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>timescale 1ns / 1ps</p><p>////////////////////////////////////////
基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明 FPGA
<p>基于FPGA设计的vga显示测试实验Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top(</p><p> input  
基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明 DR
<p>基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的</p><p>TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus
基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明
<p>基于FPGA设计的字符VGA LCD显示实验Verilog逻辑源码Quartus工程文件+文档说明,通过字符转换工具将字符转换为 8 进制 mif 文件存放到单端口的 ROM IP 核中,再从</p><p>ROM 中把转换后的数据读取出来显示到 VGA 上,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top
FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartu
<p>FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。</p><p>module top(</p><p> input &nbs
VKL128常见超低功耗,I2C接口,工作电流小
<p class="MsoNormal">
<span style="font-family:微软雅黑;">产品型号:</span><span style="font-family:Tahoma;">VKL128</span><o:p></o:p>
</p>
<p class="MsoNormal">
<span style="font-family:微软雅黑;">产品品牌:永嘉微电</spa
SPI UART I2C CAN比较.pdf
<p>Universival Asychronous Receiver/Transmitter(通用异步串行口),UART 是一种较</p><p>为通用的数据传输的方法(即Start Bit+Data+Check+StopBit),而COM 口中Rx、Tx 的</p><p>数据格式即为UART。UART 和RS232是两种异步数据传输标准.计算机中的COM1和COM2都是</p><p>RS232串