SDH[1](Synchronous Digital Hierarchy,同步数字体系)光端机容量较大,一般是16E1到4032E1。SDH是一种将复接、线路传输及交换功能融为一体、并由统一网管系统操作的综合信息传送网络,是美国贝尔通信技术研究所提出来的同步光网络(SONET)。
上传时间: 2013-11-07
上传用户:3到15
This book is about the digital logic design of microprocessors. It is intended to provide both an understanding of the basic principles of digital logic design, and how these fundamental principles are applied in the building of complex microprocessor circuits using current technologies.
上传时间: 2013-10-14
上传用户:leyesome
摘要:介绍了基于数字信号处理(Digital Signal Processor,DSP)的运动控制器GT-800在贴片机控制系统中的应用。该系统采用以PC机为上位机、GT-800运动控制器为下位机的硬件结构,上下位机之间的通讯采用基于ISA总线的双端口RAM的模式,系统的软件设计采用基于VisualC++6.0的软件设计模式。关键词:GT-800运动控制器;贴片机;运动控制;机器视觉
上传时间: 2013-10-18
上传用户:asdkin
LSB数字水印技术 数字水印(Digital Watermarking)技术是将一些标识信息(即数字水印)直接嵌入数字载体当中(包括多媒体、文档、软件等)或是间接表示(修改特定区域的结构),且不影响原载体的使用价值,也不容易被探知和再次修改。但可以被生产方识别和辨认。通过这些隐藏在载体中的信息,可以达到确认内容创建者、购买者、传送隐秘信息或者判断载体是否被篡改等目的。数字水印是信息隐藏技术的一个重要研究方向。 数字水印是实现版权保护的有效办法,是信息隐藏技术研究领域的重要分支。作为一种新型的有效的版权保护手段,数字水印技术倍受人们的关注。数字水印主要是通过在原始资料中嵌入秘密信息——水印,来证实资料的所有权。
上传时间: 2013-10-15
上传用户:清风冷雨
资料介绍说明: 软件名称:四层板PCB设计原理 文件大小 647KB 文件格式: rar 软件语言:共享资料 软件语言:简体中文 运行环境:WINXP WIN2003 WINME WIN9X 四层板PCB设计原理有protel 99se原理图,原图DSP.pcb,布局完成后的PCB,设计完成后的PCB,添加内电层后的PCB,信号线完成后的PVB 原理图有.analog.sch,CAN.sch,DSPCPLD.SCH,dsp pcb.等等 设计完成后的pcb档案
上传时间: 2013-11-22
上传用户:kxyw404582151
资料介绍说明: 软件名称:四层板PCB设计原理 文件大小 647KB 文件格式: rar 软件语言:共享资料 软件语言:简体中文 运行环境:WINXP WIN2003 WINME WIN9X 四层板PCB设计原理有protel 99se原理图,原图DSP.pcb,布局完成后的PCB,设计完成后的PCB,添加内电层后的PCB,信号线完成后的PVB 原理图有.analog.sch,CAN.sch,DSPCPLD.SCH,dsp pcb.等等 设计完成后的pcb档案
上传时间: 2013-11-08
上传用户:498732662
介绍高速电路的设计
标签: High-speed Digital Design 高速数字
上传时间: 2013-12-02
上传用户:wentianyou
Nios II定制指令用户指南:With the Altera Nios II embedded processor, you as the system designer can accelerate time-critical software algorithms by adding custom instructions to the Nios II processor instruction set. Using custom instructions, you can reduce a complex sequence of standard instructions to a single instruction implemented in hardware. You can use this feature for a variety of applications, for example, to optimize software inner loops for digital signal processing (DSP), packet header processing, and computation-intensive applications. The Nios II configuration wizard,part of the Quartus® II software’s SOPC Builder, provides a graphical user interface (GUI) used to add up to 256 custom instructions to the Nios II processor. The custom instruction logic connects directly to the Nios II arithmetic logic unit (ALU) as shown in Figure 1–1.
上传时间: 2013-10-12
上传用户:kang1923
Today’s digital systems combine a myriad of chips with different voltage configurations.Designers must interface 2.5V processors with 3.3V memories—both RAM and ROM—as wellas 5V buses and multiple peripheral chips. Each chip has specific power supply needs. CPLDsare ideal for handling the multi-voltage interfacing, but do require forethought to ensure correctoperation.
上传时间: 2013-11-10
上传用户:yy_cn
Digital cameras have become increasingly popular over the last few years. Digital imagingtechnology has grown to new markets including cellular phones and PDA devices. With thediverse marketplace, a variety of imaging technology must be available. Imaging technologyhas expanded to include both charge-coupled device (CCD) and CMOS image sensors.
标签: CoolRunner-II XAPP CPLD 390
上传时间: 2013-10-16
上传用户:18710733152