虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ALtera

自二十年前发明世界上第一个可编程逻辑器件开始,ALtera公司(阿尔特拉)(NASDAQ:ALTR)秉承了创新的传统,是世界上“可编程芯片系统”(SOPC)解决方案倡导者。ALtera结合带有软件工具的可编程逻辑技术、知识产权(IP)和技术服务,在世界范围内为14,000多个客户提供高质量的可编程解决方案。我们新产品系列将可编程逻辑的内在优势——灵活性、产品及时面市——和更高级性能以及集成化结合在一起,专为满足当今大范围的系统需求而开发设计。
  • 【网盘】ALtera FPGA 学习资料 视频教程-15GB

    【网盘】ALtera FPGA 学习资料 视频教程-15GB,由于文件较大,已上传百度网盘,打开连接后保存到自己的百度网盘,然后在网盘客户端下下载。

    标签: ALtera fpga

    上传时间: 2022-05-02

    上传用户:

  • ALtera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程

    ALtera(Intel)_MAX10_10M02SCU169开发板资料硬件参考设计+逻辑例程.QM_MAX10_10M02SCU169开发板主要特征参数如下所示: 主控CPLD:10M02SCU169C8G; 主控CPLD外部时钟源频率:50MHz; 10M02SCU169C8G芯片内部自带丰富的Block RAM资源; 10M02SCU169C8G芯片逻辑单元数为2K LE; QM_MAX10_10M02SCU169开发板板载Silicon Labs的CP2102芯片来实现USB转串口功能; QM_MAX10_10M02SCU169开发板板载MP2359高效率DC/DC提供CPLD芯片工作的3.3V电源; QM_MAX10_10M02SCU169开发板引出了两排50p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_MAX10_10M02SCU169开发板引出了芯片的3路按键用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的3路LED用于测试; QM_MAX10_10M02SCU169开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: ALtera intel max10

    上传时间: 2022-05-11

    上传用户:

  • ALtera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程

    ALtera(Intel)_Cyclone10_10CL006开发板资料硬件参考设计+逻辑例程。QM_Cyclone10_10CL006开发板主要特征参数如下所示: 主控FPGA:10CL006YU256C8G; 主控FPGA外部时钟源频率:50MHz; 10CL006YU256C8G芯片内部自带丰富的Block RAM资源; 10CL006YU256C8G芯片逻辑单元数为6K LE; QM_Cyclone10_10CL006开发板板载MP2359高效率DC/DC提供FPGA芯片工作的3.3V电源; QM_Cyclone10_10CL006开发板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM_Cyclone10_10CL006开发板引出了芯片的3路按键用于测试; QM_Cyclone10_10CL006开发板引出了芯片的2路LED用于测试; QM_Cyclone10_10CL006开发板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: ALtera intel cyclone10

    上传时间: 2022-05-11

    上传用户:qingfengchizhu

  • ALtera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程

    ALtera(Intel)_Cyclone_IV_EP4CE15_开发板资料硬件参考设计+逻辑例程Cyclone IV EP4CE15核心板主要特征参数如下所示:➢ 主控FPGA:EP4CE15F23C8N;➢ 主控FPGA外部时钟源频率:50MHz;➢ EP4CE15F23C8N芯片内部自带丰富的Block RAM资源;➢ EP4CE15F23C8N芯片逻辑单元数为15K LE;➢ Cyclone IV EP4CE15板载W25Q064 SPI Flash芯片,8MB字节的存储容量;➢ Cyclone IV EP4CE15板载Winbond 32MB的SDRAM,型号为W9825G6KH-6;➢ Cyclone IV EP4CE15核心板板载MP2315高效率DC/DC芯片提供FPGA芯片工作的3.3V电源;➢ Cyclone IV EP4CE15核心板引出了两排64p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等;➢ Cyclone IV EP4CE15核心板引出了芯片的3路按键用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的2路LED用于测试;➢ Cyclone IV EP4CE15核心板引出了芯片的JTAG调试端口,采用双排10p、2.54mm的排针;

    标签: ALtera intel cyclone

    上传时间: 2022-05-11

    上传用户:zhanglei193

  • USB in 模型作为输入包括基于ALtera的工程源码固件使用Verilog

    USB in 模型,作为输入,包括基于ALtera的工程、源码、固件,使用Verilog

    标签: usb

    上传时间: 2022-05-16

    上传用户:20125101110

  • ALtera关于CCD的一些verilog实验程序

    ALtera关于CCD的一些verilog实验程序,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

    标签: ALtera ccd verilog

    上传时间: 2022-05-17

    上传用户:xsr1983

  • 基于ALtera的FPGA设计的硬件除法器

    基于ALtera的FPGA设计的硬件除法器,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

    标签: fpga 硬件除法器

    上传时间: 2022-05-20

    上传用户:

  • ALtera FPGA/CPLD设计 高级篇(第2版)

    ALtera FPGA/CPLD设计(高级篇)(第2版)》结合作者多年工作经验,深入地讨论了ALtera fpga/cpld的设计和优化技巧。在讨论fpga/cpld设计指导原则的基础上,介绍了ALtera器件的高级应用;引领读者学习逻辑锁定设计工具,详细讨论了时序约束与静态时序分析方法;结合实例讨论如何进行设计优化,介绍了ALtera的可编程器件的高级设计工具与系统级设计技巧。    本书附带光盘中收录了ALtera quartus ii web版软件,读者可以安装使用,同时还收录了本书所有实例的完整工程、源代码和使用说明文件,便于读者边学边练,提高实际应用能力。第1章  可编程逻辑设计指导原则  第2章  ALtera器件高级特性与应用第3章  LogicLock设计方法.第4章  时序约束与时序分析  第5章  设计优化第6章  ALtera其他高级工具  第7章  FPGA系统级设计技术  

    标签: fpga cpld

    上传时间: 2022-06-13

    上传用户:

  • ALtera FPGA Cyclone I EP1C6 EP1C12 最小系统开发板

    ALtera FPGA Cyclone I EP1C6 EP1C12 最小系统开发板

    标签: ALtera fpga 最小系统

    上传时间: 2022-06-25

    上传用户:

  • 基于ALtera FPGA_CPLD的电子系统设计及工程实践书籍源代码

    基于ALtera FPGA_CPLD的电子系统设计及工程实践书籍源代码

    标签: ALtera fpga cpld 电子系统

    上传时间: 2022-06-25

    上传用户: