s1d13716的源码 windiws ce 或8位单片机
上传时间: 2014-01-24
上传用户:LIKE
SHIFT_8REG是8位的一个具有移位功能的寄存器,每一次数据打入都会从这个寄存器的最低位打入,并相应进行向左移位。 ODD_110BREG是一个3位的备份寄存器,寄存器中存放的是奇数帧的同步头,也就是110。 EVEN_9BHREG是一个8位的备份寄存器,寄存器中存放的是偶数帧的同步头,也就是10011011。这两个寄存器的初始值在系统一开始就打入。
上传时间: 2015-07-25
上传用户:TRIFCT
可以将以bit为单位进行处理的算法扩展到8位,即以Byte为单位进行处理。由于有8个bit,所以有2^8种选择。这样明显会使运行时 间大为减少,速度明显更快,但是也有它的缺点,即,占用资源太大,所以综合考虑速度和 资源两点,采用半字节查表法。即以半 Byte为单位进行处理。由于有4个bit,所以有2^4种选择。
上传时间: 2014-12-20
上传用户:小宝爱考拉
一个数码管的驱动IP for SOPC BUILDER. 是学习SOPC的一个参考范例.
上传时间: 2014-01-26
上传用户:wqxstar
简单的8位CPU,内含PDF文件.可自己查看详细说明
上传时间: 2015-08-07
上传用户:weiwolkt
通用ASK信号解码接收程序 1. 接收数据位数最多为40(5*8)位. 2. 由定时器对time进行渐增,在TCC中断程序中加入"INC TIME". 3. 宽脉冲最大允许时间和最小允许时间的计算方式: 脉冲允许时间=TCC 中断时间(us)*设定数据 4. 在接收到完整的数据后建立rx_data_ok标志. 5. 该子程序由主程序调用. 6. 数据格式:rx_data5.7为最高位,rx_data1.0为最低位. 7. 主程序在收到完整的数据后应清空接收数据缓冲区后,才能调用再次接收.
上传时间: 2015-08-08
上传用户:wsf950131
利用vhdl实现FPGA芯片从PS2键盘读出数据(0-F) 并在数码管上显示
上传时间: 2015-08-09
上传用户:zsjinju
节约资源型 8位*8位 运算VHDL代码,采用串行运算,8 个时钟周期完成一次运算。QUARTUS下已验证
上传时间: 2015-08-10
上传用户:熊少锋
由at89s52单片机为基础的数码管控制程序,并用两个键来选择控制
上传时间: 2014-01-13
上传用户:yuzsu
本文件提供了用verilog HDL语言实现的8位超前进位加法器,充分说明了超前进位加法器和普通加法器之间的区别.
上传时间: 2013-12-17
上传用户:ynwbosss