最完整最实用的8051的软核
最完整最实用的8051的软核,用VHDL语言编写全部原代码,并有详细的注释介绍,对开发增强型多功能单片机或RSIC单片机内核和单片机SOC应用非常有参考价值...
最完整最实用的8051的软核,用VHDL语言编写全部原代码,并有详细的注释介绍,对开发增强型多功能单片机或RSIC单片机内核和单片机SOC应用非常有参考价值...
乘法器是硬件设计中的很常见也很重要的一个模块,它的VHDL硬件实现很好的解决了软件编程中做乘法速度慢的问题,在实时高速系统应用中或DSP软核或数字信号处理硬件实现算法中,经常能使用到乘法器,所以经典的...
用于测试ACEX1k30的流水灯程序,晶振频率为20mhz。运行环境Maxplus2...
NiosII_Exercises_Ver3,this niosII 3.o for cyclone...
用modelsim仿真一个正弦波产生程序...
自己编的一个分频器的程序模版 虽然原理很简单,经过多次实践很实用 被多次用在其它的程序中...
这是8位微处理器的Verilog源代码,可以欠在Flex10k10里面...
大名鼎鼎的Synopsys公司出的8051IP Core VHDL语言编写,能被keilC51支持...
这个是专门用在ALtera第二代PLD MAXII上的16位微处理器IP核,文档齐全...
IIC总线协议,VHDL语言编写,可以直接使用...