虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

56

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-11-06

    上传用户:smallfish

  • 基于FPGA的高速串行传输接口研究与实现

    摘 要:介绍了FPGA最新一代器件Virtex25上的高速串行收发器RocketIO。基于ML505开发平台构建了一个高速串行数据传输系统,重点说明了该系统采用RocketIO实现1. 25Gbp s高速串行传输的设计方案。实现并验证了采用FPGA完成千兆串行传输的功能目标,为后续采用FPGA实现各种高速协议奠定了良好的基础。关键词: FPGA;高速串行传输; RocketIO; GTP 在数字系统互连设计中,高速串行I/O技术取代传统的并行I/O技术成为当前发展的趋势。与传统并行I/O技术相比,串行方案提供了更大的带宽、更远的距离、更低的成本和更高的扩展能力,克服了并行I/O设计存在的缺陷。在实际设计应用中,采用现场可编程门阵列( FPGA)实现高速串行接口是一种性价比较高的技术途径。

    标签: FPGA 高速串行 传输接口

    上传时间: 2013-11-22

    上传用户:lingzhichao

  • FPGA连接DDR2的问题讨论

    我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?生成的约束文件中,ADDR,data之间是否能调换? 2、对DDR2数据、地址和控制线路的匹配要注意些什么?通过两只100欧的电阻分别连接到1.8V和GND进行匹配 和 通过一只49.9欧的电阻连接到0.9V进行匹配,哪种匹配方式更好? 3、V4中,PCB LayOut时,DDR2线路阻抗单端为50欧,差分为100欧?Hyperlynx仿真时,那些参数必须要达到那些指标DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM内存条,能否降速使用?比如降速到DDR2-400或更低频率使用? 5、板卡上有SODIMM的插座,又有8片内存颗粒,则物理上两部分是连在一起的,若实际使用时,只安装内存条或只安装8片内存颗粒,是否会造成信号完成性的影响?若有影响,如何控制? 6、SODIMM内存条(max:4GB)能否和8片分立器件(max:4GB)组合同时使用,构成一个(max:8GB)的DDR2单元?若能,则布线阻抗和FPGA的DCI如何控制?地址和控制线的TOP图应该怎样? 7、DDR2和FPGA(VREF pin)的参考电压0.9V的实际工作电流有多大?工作时候,DDR2芯片是否很烫,一般如何考虑散热? 8、由于多层板叠层的问题,可能顶层和中间层的铜箔不一样后,中间的夹层后度不一样时,也可能造成阻抗的不同。请教DDR2-667的SODIMM在8层板上的推进叠层?

    标签: FPGA DDR2 连接 问题讨论

    上传时间: 2013-10-12

    上传用户:han_zh

  • 毫米波低相噪捷变频高分辨率雷达频率源设计

    设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s,最大杂散低于-60 dBc,相位噪声优于-90 dBc/Hz。

    标签: 毫米波 捷变 高分辨率 雷达

    上传时间: 2014-01-06

    上传用户:brain kung

  • AR9331高功率CPE裸板

    纳拓科技应用AR9331开发设计出一款高功率CPE,同时可以做高功率无线ap和网桥,在无线网络通信中有广泛应用

    标签: 9331 CPE AR 高功率

    上传时间: 2013-11-17

    上传用户:qiulin1010

  • GPS_北斗-2组合定位性能的研究

    今年年底北斗卫星导航系统已基本完成地球静止轨道卫星和倾斜地球同步轨道卫星的建设工作。目前,在中国及周边地区北斗导航系统已经可以单独提供定位服务。本文对GPS/北斗组合系统以及GPS北斗单独系统在上海的定位性能进行了评估,分析了在不同模式下的可视卫星数量、几何精度因子、定位的稳定性和准确性。结果表明组合定位进一步提高了单独系统模式下的定位性能,北斗系统目前在水平方向上的定位精度已经达到10米级。

    标签: GPS 北斗 组合 定位

    上传时间: 2013-10-20

    上传用户:rishian

  • 捷联惯导_航位推算组合导航算法研究

    当捷联惯组(SIMU)安装到载车上存在安装误差时,航位推算误差与安装误差、里程计刻度系数误差、初始对准误差有关。利用捷联惯导系统和航位推算系统构成组合导航系统可实现对上述误差的估计。为此,推导了惯组和载车间存在安装误差时的惯导/航位推算组合导航系统的系统方程。仿真分析表明,组合导航系统可有效估计出安装误差、水平陀螺随机常值漂移和加速度计随机常值偏置。

    标签: 捷联惯导 组合导航 算法研究

    上传时间: 2013-11-20

    上传用户:ruixue198909

  • AFDX以太网冗余管理的算法设计

    为了实现AFDX以太网的冗余发送功能,文中通过研究AFDX以太网协议,分析AFDX冗余调度管理的概念和冗余发送过程中顺序号的定义与作用,根据顺序号的定义来分析数序号在接收端与发送端的作用,然后设计冗余调度算法。根据该算法设计的端系统的实际应用表明,该算法可靠准确,达到了设计的要求。

    标签: AFDX 以太网 冗余管理 算法设计

    上传时间: 2013-10-18

    上传用户:weixiao99

  • 基于专家系统和神经网络的雷达伺服系统故障诊断方法

    针对专家系统在雷达伺服系统故障诊断中存在的不足,结合现代伺服设备的结构和故障特点,采用分层次分模块的故障诊断方式,构建了一种基于专家系统和神经网络融合的故障诊断模型,并给出了该模型的组成和功能表述,分析了诊断参数的选取方法、知识库的建立及神经网络模块结构

    标签: 神经网络 故障诊断

    上传时间: 2013-11-19

    上传用户:行旅的喵

  • MGA-30889安华高高线性放大器 原文资料

    安华高高线性放大器

    标签: 30889 MGA 安华 高线性

    上传时间: 2013-11-16

    上传用户:qb1993225