虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

5.1<b>ADobe</b> reader 5.1

  • FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明 使用 FPGA

    FPGA片内FIFO读写测试Verilog逻辑源码Quartus工程文件+文档说明,使用 FPGA 内部的 FIFO 以及程序对该 FIFO 的数据读写操作。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////module fifo_test( input clk,           //50MHz时钟 input rst_n              //复位信号,低电平有效 );//-----------------------------------------------------------localparam      W_IDLE      = 1;localparam      W_FIFO     = 2; localparam      R_IDLE      = 1;localparam      R_FIFO     = 2; reg[2:0]  write_state;reg[2:0]  next_write_state;reg[2:0]  read_state;reg[2:0]  next_read_state;reg[15:0] w_data;    //FIFO写数据wire      wr_en;    //FIFO写使能wire      rd_en;    //FIFO读使能wire[15:0] r_data; //FIFO读数据wire       full;  //FIFO满信号 wire       empty;  //FIFO空信号 wire[8:0]  rd_data_count;  wire[8:0]  wr_data_count;  ///产生FIFO写入的数据always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) write_state <= W_IDLE; else write_state <= next_write_state;endalways@(*)begin case(write_state) W_IDLE: if(empty == 1'b1)               //FIFO空, 开始写FIFO next_write_state <= W_FIFO; else next_write_state <= W_IDLE; W_FIFO: if(full == 1'b1)                //FIFO满 next_write_state <= W_IDLE; else next_write_state <= W_FIFO; default: next_write_state <= W_IDLE; endcaseendassign wr_en = (next_write_state == W_FIFO) ? 1'b1 : 1'b0; always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) w_data <= 16'd0; else    if (wr_en == 1'b1)     w_data <= w_data + 1'b1; else          w_data <= 16'd0; end///产生FIFO读的数据always@(posedge clk or negedge rst_n)begin if(rst_n == 1'b0) read_state <= R_IDLE; else read_state <= next_read_state;endalways@(*)begin case(read_state) R_IDLE: if(full == 1'b1)               //FIFO满, 开始读FIFO next_read_state <= R_FIFO; else next_read_state <= R_IDLE; R_FIFO: if(empty == 1'b1)   

    标签: fpga fifo verilog quartus

    上传时间: 2021-12-19

    上传用户:20125101110

  • 机器视觉硬件选型基础

    1机器视觉基础知识1.1机器视觉概述1.2相机(camera)1.3镜头(lens)14图像采集卡(frame grabber)15光源(ⅲ urination)1.6祝觉开发软件(vision SDK)1.7智能相机(smart camera)2典型案例31定位&引导(Locate&Guide)32几何尺寸测量(Gauging33缺陷检测(Flaw Inspection)34光学字符检测识别(CV/OCR)

    标签: 机器视觉

    上传时间: 2022-04-02

    上传用户:

  • ARMCortex-M0LPC1114入门手册

    LPC1114是NXP公司推出的一款 ARM Cortex-M0内核的32位单片机。它的主频最大可达50MHz,内部集成时钟产生单元,不用外部晶振也可以工作。内部集成32 KB FALSH程序存储器、8 K SRAM数据存储器、一个快速L2C接口一个RS485/IA485UART、两个带SSP特征的SPI接口、4个通用定时器、1个系统定时器、1个带窗口功能的看门狗定时器、功耗管理模块、1个ADC模块和42个GPO。截至 Ration写稿时,一片LPC1114的零售价只需59元,批量价更便宜。如此强大的处理器,如此低廉的价格,可谓是性价比无敌,其低功耗、简单易用、高能效和低成本相结合,必然会在市场中占有一席之地LPC1114是ARM入门级的单片机,使用起来非常简单,只要会51单片机就可以快速的使用LPC1114。幸运的是,即使你不会51单片机,Ration也可以带领你彻底征服这个看似复杂实则简单的单片机不管是什么单片机,本质上都一样,对外表现为N个引脚,用引脚的高低电平变化来完成各种控制通信工作。内部由若干个功能模块构成,例如串口模块ADC模块等,有些单片机集成的功能模块相对较多,有些单片机集成的功能模块相对较少。我们要学习的,即如何配置单片机内部的各个模块,来完成我们所需要的目的。不管是学习单片机,还是学习其它与单片机配合的其它硬件,学习方法都样。从大局上看,它们都是由外部引脚和内部功能模块构成的。内部功能模块会有一些寄存器,我们了解了它的每个寄存器的功能,就可以通过它的用户手册配置寄存器,达到所需的要求。例如:给51单片机中的寄存器P1写0x01,将会使得引脚P1电平为高P1.1~P1.7引脚为低。给51单片机中的寄存器TMoD写0x20,将会配置定时器0为16位模式,定时器1为8位自动重载模式

    标签: cortex-m0 lpc1114

    上传时间: 2022-04-02

    上传用户:

  • 双4G无线工业路由器 USR-G808_V1.0.11

    1,产品简介USR-G808是一款双4G无线工业路由器,提供了一种用户通过WIF1或是网口接入4G网络的解决方案.产品采用商业级高性能嵌入式CPU,工作频率高达580MHz,基于多样的硬件接口+强大的软件功能+灵活的组网方式,用户可以快递组建自己的应用网络,该产品已经在物联网产业链中的M2N行业广泛应用,为智能电网、个人医疗、智能家居、自助终端、工业自动化等各领域提供可靠性的数据传输组网.1.1.产品特点支持4个有线LAN口,1个有线WAN口、1个命令串口有线网口均支持10/100Mbps速率支持1个WLAN无线局域网支持LED状态指示灯(显示电源、系统、双4G网络类型和倍号强度等状态)支持一键恢复出厂设置支持串口、sSH,Telnet,Web多平台管理配置方式支持APN自动检网、制式切换、SIM信息显示,支持APN专网卡支持主模块、备模块、有线WAN等多网同时在线、多网智能切换备份功能(可选)支持负载均衡模式,可以根据设置的权重来分担双卡的流量.支持VPN Client(PPTP,L2TP,IPSEC.OPENVPN.GRE,SSTP),并支持VPN加密功能.支持静态路由、PPPOE,DHCP,静态IP等功能支持防火堵、NAT,DMZ主机、访问控制的黑白名单、IP限速、MAC限递支持Q0S、流量服务,可以根据接口限速支持动态域名(DDNS)以及端口转发、花生壳内网穿透支持远程升级、远程监控支持NTP,内置RTC支持外部硬件看门狗设计,保证系统的稳定性

    标签: 工业路由器

    上传时间: 2022-05-01

    上传用户:

  • Artix-7 XC7A35T-DDR3开发板资料硬件参考设计

    Artix-7 XC7A35T-DDR3开发板资料硬件参考设计资料QM_ XC7A35T开发板主要特征参数如下所示: 主控FPGA:XC7A35T-1FTG256C; 主控FPGA外部时钟源频率:50MHz; XC7A35T-1FTG256C芯片内部自带丰富的Block RAM资源,达到了1,800kb; XC7A35T-1FTG256C芯片逻辑单元数为33,280; QM _XC7A35T板载N25Q064A SPI Flash芯片,8MB(64Mbit)的存储容量; QM _XC7A35T板载256MB镁光的DDR3存储器,型号为MT41K128M16JT-125:K; QM _XC7A35T提供核心板芯片工作的3.3V电源,有一路3.3V的LED电源指示灯,板载高性能DC/DC芯片给FPGA 1.0V Core电压,DDR3 1.5V电压供电以及VDD_AUX的1.8V电压; QM _XC7A35T引出了两排2x32p、2.54mm间距的排座,可以用于外接24Bit的TFT液晶屏、CY7C68013 USB模块、高速ADC采集模块或者CMOS摄像头模块等; QM _XC7A35T引出了芯片的2路按键用于测试,其中一路用于PROGROM_B信号编程按钮; QM _XC7A35T引出了芯片的3路LED灯用于测试,其中一路LED为FPGA_DONE信号指示灯; QM _XC7A35T引出了芯片的JTAG调试端口,采用单排6p、2.54mm间距的排针;

    标签: DDR3

    上传时间: 2022-05-11

    上传用户:shjgzh

  • EtherCAT网络及其伺服运动控制系统研究

    随着微电子技术和电力电子技术的发展,伺服运动控制系统已经从模拟控制发展到全数字控制,其性能不断提高,在工业机器人、数控机床等设备中获得了广泛应用.基于现场总线网络的伺服运动控制系统以其高可靠性、快速性和稳定性成为伺服运动控制系统的发展趋势。德国倍福公司提出的EtherCAT工业以太网技术在数据链路层采用了实时调度的软件核,并提供了过程数据传输的独立通道,提高了系统的实时性:该网络还具有灵活的拓扑结构,简单的系统配置,较低的构建成本等特点,适合应用于运动控制领域。目前,该网络受到了运动控制开发商的广泛关注。本文以海洋研究领域的造波机系统开发为背景,利用EtherCAT从站接口控制器ET1100和DSP芯片TMS320F28335开发了EtherCAT从站设备,构建了一主一从的EtherCAT网络结构实现了伺服系统精确的位置控制。论文首先对伺服运动控制系统的概念、特点进行了介绍,对其各个组成部分进行了详细分析,并结合实践经验给出了自己的观点,就目前广泛应用于网络运动控制中的两种总线网络进行了介绍。其次,详细分析了EtherCAT网络的原理、技术特点及主从站关键技术。结合本文的系统设计,介绍了1公司最新推出的用于1业控制的DSP片-TMS320F28335,分析了系统设计中用到的几个运动控制模块与通讯模块,并给出了相应寄存器配置。最后在对EtherCAT网络和DSP芯片TMS320F28335研究基础上,开发了EtherCAT从站设备,避免了造波机系统中脉冲+方向位置控制方式长线传输的缺点,给出了开发系统的总体框架及主从站实现的关键细节,并给出了相应的实验结论。本设计充分发挥了EtherCAT工业以太网络实时数据传输的功能和TMS320F28335 DSP芯片运动控制功能,实现了运动系统高精度的位置控制。

    标签: ethercat 伺服运动控制系统

    上传时间: 2022-06-01

    上传用户:aben

  • Xilinx Spartan 6的DDR3原理图+用户手册

    板子采用4层PCB,层叠情况:Top -> GND -> Power -> Bottom板子芯片情况:(1) FPGA: Xilinx Spartan6系列的XC6SLX16-FTG256(2) DDR3: Micron的MT41J128M16,2Gbit存储容量(2) 电源:采用2片Onsemi的NCP1529分别为FPGA Core 1.2V和DDR3 1.5V提供电源FPGA的1.2V VDDCore电压,1.5V的DDR3供电电压,VREF的0.75V电压都OK。往FPGA内部下载点灯程序OK,往SPI FLASH固化程序也OK。下一步,DDR3 的MCB实现

    标签: ddr3

    上传时间: 2022-06-13

    上传用户:ttalli

  • IP6808 无线充方案 10W

    无线充方案:P6808  国内首款SOC无线充方案IP6808 正式进入无线充电行业。近日我们获悉,这款芯片通过了Qi v1.2.4认证,WPC无线充电联盟官网注册时间为7月10日,登记ID为3691。它支持10W快充,是一颗兼容WPC v1.2协议的7.5W/10W无线充电发射控制器。特点  兼容WPC v1.2.4 标准   支持5~10W 多种应用  单独5W 应用  快充充电器输入5~10W 应用  5V 充电器输入5~10W 升压应用  9V~15V 充电器输入5~10W 降压应用  输入耐压高达25V  集成NMOS 全桥驱动  集成内部电压/电流解调   支持 FOD 异物检测功能  高灵敏静态异物检测   支持动态FOD 检测   FOD 参数可调  低静态功耗和高效率   静态电流4mA  实测系统充电效率高达79%  兼容NPO 电容和CBB 电容  支持成品固件在线升级  针对供电能力不足的USB 电源有动态功率调整功能(DPM)  支持低至5V 500mA 的充电器  输入过压,过流保护功能  支持PD3.0 输入请求  支持NTC  用于系统各状态指示的2 路 LED  封装 5 mm × 5 mm 0.5pitch QFN32应用产品背夹、无线充电底座 车载无线充电设备 

    标签: ip6808 无线充电

    上传时间: 2022-06-15

    上传用户:bluedrops

  • 高压三相PFC整流电路的研究

    摘要:为了得到输出稳定、开关耐压力小并且功率因教高的大功率三相整流器,对三相VIENNA 型 PFC电路拓扑进行了研究,对VIENNA整流器的原理进行了调查,根据原有的控制理念,在其控制方面采用了区间控制结合滞环控制法来控制整个电路。在整个系统方案设计究毕后,搭建Malab模型对所设计的电路进行仿真,由仿真结果可以看到系统的输出为稳压输出,开关器件的耐压力为输出电压的一半,输入功率因数为1,并且做了一些小样机对系统所采用的控制进行了验证。关键词:三相拓扑电路;区间控制法;功奉因教校正;滞环拉制1引言传统的三相整流虽然可以满足系统大功率的需求,但是存在谐波大、功率因数低等缺点。三相VIENNA型 PFC整流器,具有控制简单、输入功率因数高、无谐波污染等优点,适合于三相大功率电路,便于工程应用中的实现。文献中采用滞环控制方法1-1,用反馈信号与正弦采样信号组合,再应用PWM技术实现PFC电路的稳压和电流的正弦化.电路电感电流连续CCM和临界连续BCM模式下工作,简化了电路,降低制造成本。针对所作系统进行仿真,验证了系统的可行性和优越性。2 VIENNA电路原理2.1原始主电路如图1所示的电路三相三开关三电平整流电路2,开关采用4个二极管和一个全控型MOSFET管组成。根据电路的对称性可以知道电容中点电位与电网中点的电位近似相同。当A相开关管关断时,E点F点电位相等,Un-Ux则Ua=0.5Un-0.5Uc,又Un=Uc,又Ua-0.5Uc,因此Uw:=0,U-0.5Ux,即VIENNA电路中开关器件只承受了一半的输出直流电压,所以开关管电压应力小,非常适合于大功率三相PFC整流电路。

    标签: 三相PFC整流电路

    上传时间: 2022-06-16

    上传用户:fliang

  • 从感知机到深度神经网络带你入坑深度学习

    从感知机到深度神经网络带你入坑深度学习机器学习工程师Adi Chris最近学习完吴恩达在Coursera上的最新课程后,决定写篇博客来记录下自己对这一领域的理解。他建议通过这种方式可以有效地深入理解一个学习主题。除此之外,也希望这篇博客可以帮助到那些有意入坑的朋友。言归正传。在我正式介绍深度学习是什么东西之前,我想先引入一个简单的例子,借以帮助我们理解为什么需要深度神经网络。同时,本文附有使用深度神经网络模型求解异或(XOR)问题的代码,发布在GitHub上。异或问题何为异或问题?对于给定的两个上进制输入,我们通过异或逻辑门得到一个预测输出,这 过程 为异或问题。注意,输入不相等时输出为1,否则为0。1展示了异或函数的所有可能的输出结束:

    标签: 深度神经网络

    上传时间: 2022-06-19

    上传用户:canderile