帮你解决quartus ii12.0 的破解问题
上传时间: 2013-11-03
上传用户:子虚乌有
这个还比较详细
上传时间: 2013-12-20
上传用户:ainimao
用于在CCS环境下的烧写插件,最新Flash烧写插件v1.12.0 for CCS C2000 v2.21
上传时间: 2013-12-22
上传用户:星仔
FPGA读取OV5640摄像头数据并通过VGA或LCD屏显示输出的Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input clk, input rst_n, output cmos_scl, //cmos i2c clock inout cmos_sda, //cmos i2c data input cmos_vsync, //cmos vsync input cmos_href, //cmos hsync refrence,data valid input cmos_pclk, //cmos pxiel clock output cmos_xclk, //cmos externl clock input [7:0] cmos_db, //cmos data output cmos_rst_n, //cmos reset output cmos_pwdn, //cmos power down output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);
上传时间: 2021-12-18
上传用户:
基于FPGA设计的sdram读写测试实验Verilog逻辑源码Quartus工程文件+文档说明,DRAM选用海力士公司的 HY57V2562 型号,容量为的 256Mbit,采用了 54 引脚的TSOP 封装, 数据宽度都为 16 位, 工作电压为 3.3V,并丏采用同步接口方式所有的信号都是时钟信号。FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input clk,input rst_n,output[1:0] led,output sdram_clk, //sdram clockoutput sdram_cke, //sdram clock enableoutput sdram_cs_n, //sdram chip selectoutput sdram_we_n, //sdram write enableoutput sdram_cas_n, //sdram column address strobeoutput sdram_ras_n, //sdram row address strobeoutput[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank addressoutput[12:0] sdram_addr, //sdram addressinout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24 ; //external memory user interface address widthparameter BUSRT_BITS = 10 ; //external memory user interface burst widthparameter BURST_SIZE = 128 ; //burst sizewire wr_burst_data_req; // from external memory controller,write data request ,before data 1 clockwire wr_burst_finish; // from external memory controller,burst write finish
标签: fpga sdram verilog quartus
上传时间: 2021-12-18
上传用户:
Quartus II 是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。
标签: 数字通信
上传时间: 2013-04-15
上传用户:eeworm
这个还比较详细
上传时间: 2013-10-15
上传用户:z1191176801
当控制端电压为0时,Q1基极电压为(12-0.7=11.3V),改变R1的大小便可改变基极电流,当基极电流足够大时,三极管饱合。
上传时间: 2013-10-23
上传用户:wyiman
太阳能蓄电池与光照时间的关系 例如:有一块单晶硅电池的组件,最大的输出功率Pm(额定功率)为25W,峰值电压(额定电压)Ump为17.2V,峰值电流(额定电流)为1.45A,开路电压为21V,短路电流为Isc为1.5A,某地区有效光照时间为12小时,求太阳能电池一天的发电量和所需的蓄电池的容量。 已知:Pm=25w ,h=12h ,U=17.2V ,太阳能电池的发电效率为:u=0.7,蓄电池的补偿值为n=1.4 太阳能电池的发电量:M=Pm×h×u=25×12×0.7=210W 按上诉公式:C=Ph/U=25×12/17.2=17.44Ah 那么实际的蓄电池的有效容量要在C=17.44/1.40=12.46Ah以上 所以在实际中我们可以选择14Ah左右容量的蓄电池。
上传时间: 2013-11-08
上传用户:life840315
采用纳瓦技术的8/14引脚闪存8位CMOS单片机 PIC12F635/PIC16F636/639数据手册 目录1.0 器件概述 2.0 存储器构成3.0 时钟源4.0 I/O 端口 5.0 Timer0 模块6.0 具备门控功能的Timer1 模块 7.0 比较器模块8.0 可编程低压检测(PLVD)模块9.0 数据EEPROM 存储器10.0 KeeLoq® 兼容加密模块 11.0 模拟前端(AFE)功能说明 (仅限PIC16F639)12.0 CPU 的特殊功能13.0 指令集概述14.0 开发支持15.0 电气特性16.0 DC 和AC 特性图表17.0 封装信息Microchip 网站变更通知客户服务客户支持读者反馈表 附录A: 数据手册版本历史产品标识体系全球销售及服务网点
上传时间: 2013-11-17
上传用户:qlpqlq