16位的移位寄存器,加上testbench,可以在modelsim里面运行~
标签: 移位寄存器
上传时间: 2015-07-18
上传用户:璇珠官人
这是我最近买的一套CPLD开发板VHDL源程序并附上开发板的原理图,希望对你是一个很好的帮助!其中内容为:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,四位比较器,7段数码管,i2c总线,lcd液晶显示,拨码开关,串口,蜂鸣器,矩阵键盘,跑马灯,交通灯,数字时钟.
上传时间: 2015-07-23
上传用户:李梦晗
一位全减器的VHDL的设计报告,里面包含完整的程序
上传时间: 2015-07-23
上传用户:黄华强
FREESCALE 16位单片机片MC9S12DG128的定时器程序,可调整定时时间
上传时间: 2015-07-23
上传用户:shus521
四选一选择器,输入四个,输出1个.当NM=00时选A 当NM=01时选B 当NM=10时选C 当NM=11时选D
上传时间: 2013-12-25
上传用户:woshiayin
基于IR1150的单周期控制PFC的原理与设计 无信号源的自激式激磁电源的设计 基于dsPIC30F2010控制光伏水泵变频器的研究 陀螺供电电源设计
上传时间: 2015-07-25
上传用户:hullow
SHIFT_8REG是8位的一个具有移位功能的寄存器,每一次数据打入都会从这个寄存器的最低位打入,并相应进行向左移位。 ODD_110BREG是一个3位的备份寄存器,寄存器中存放的是奇数帧的同步头,也就是110。 EVEN_9BHREG是一个8位的备份寄存器,寄存器中存放的是偶数帧的同步头,也就是10011011。这两个寄存器的初始值在系统一开始就打入。
上传时间: 2015-07-25
上传用户:TRIFCT
前段时间做的一个东西,用的24位高精度AD转换芯片CS5532和12DA转换器max531的AVR驱动.芯片用的是ATMEGA8515,开发环境ICCAVR.CS5532的内部寄存器太多,设置有些复杂
上传时间: 2014-01-21
上传用户:电子世界
通用ASK信号解码接收程序 1. 接收数据位数最多为40(5*8)位. 2. 由定时器对time进行渐增,在TCC中断程序中加入"INC TIME". 3. 宽脉冲最大允许时间和最小允许时间的计算方式: 脉冲允许时间=TCC 中断时间(us)*设定数据 4. 在接收到完整的数据后建立rx_data_ok标志. 5. 该子程序由主程序调用. 6. 数据格式:rx_data5.7为最高位,rx_data1.0为最低位. 7. 主程序在收到完整的数据后应清空接收数据缓冲区后,才能调用再次接收.
上传时间: 2015-08-08
上传用户:wsf950131
VHDL设计——16位A/D转换器的设计
上传时间: 2013-12-04
上传用户:JasonC