ARM定址方式 直接由暂存器取出值操作 指令中的位址为暂存器编号 例题: MOV R1,R2 R2 -> R1 SUB R0,R1,R2 R1 - R2 -> R0
上传时间: 2016-03-26
上传用户:邶刖
基于MSP430单片机TimerB的数字->模拟信号转换的设计.利用MSP430定时器B产生PWM,然后再通过RC滤波,得到直流或交流电压信号.此方法成本低廉,可靠性高,易于使用.
上传时间: 2013-11-26
上传用户:lanjisu111
掌握Buck—Boost变换器的工作原理、特点与电路组成。 2.熟悉Buck—Boost变换器连续与不连续工作模式的工作波形图。 3.掌握Buck—Boost变换器的调试方法。
上传时间: 2014-01-18
上传用户:yiwen213
详细论述了矩阵变换器输入滤波器的多目标优化设计思想
上传时间: 2016-05-09
上传用户:wangyi39
这是一个反激开关电源设计的书,虽然篇幅小,但是有一定的知道意义
上传时间: 2016-05-19
上传用户:dbs012280
24位模/数转换器CS5532的使用手册
上传时间: 2016-05-29
上传用户:kytqcool
CD4094的驱动程序8位移位存储总线寄存器 NSC/TI/PHI,C语言驱动程序
上传时间: 2016-06-19
上传用户:er1219
反余弦变换编码的verilog算法,经测试通过
上传时间: 2013-12-23
上传用户:xfbs821
基于MSP430系列单片机的软件实时时钟(RTC)代码,使用定时器B为中断源,时间变量使用字符型变量储存,便于直接输出数字
上传时间: 2013-12-20
上传用户:hzy5825468
8*8乘法器及其测试:采用booth编码的乘法器:1. ultipler_quick_add_4 即4位的并行全加器,在这里主要起了两个作用:第一个是在求部分积单元时,当编码为3x时用来输出部分积;另外一个是在将部分积加起来时,求3到6位时所用到。 2. ultiplier_quick_add_5 即5位的并行全加器,这里用来分别计算积的7到11位和12到16位。 3. ultiplier_unit_4 这个模块是用来实现部分积的,每一个模块实现一个部分积的4位,因此一个部分积需要4个这个模块来实现。总共需要12个这样的模块。 4.Multiplier_full_add 这是一位的全加器,在实现部分积相加的时候,通过全加器的阵列来实现的。
标签: ultipler_quick_add booth 乘法器 测试
上传时间: 2016-07-12
上传用户:zhaiye