虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高阻态

  • 基于先进控制方法的永磁同步电机性能优化.rar

    在实际应用中,对永磁同步电机控制精度的要求越来越高。尤其是在机器人、航空航天、精密电子仪器等对电机性能要求较高的领域,系统的快速性、稳定性和鲁棒性能好坏成为决定永磁同步电机性能优劣的重要指标。传统电机系统通常采用PID控制,其本质上是一种线性控制,若被控对象具有非线性特性或有参变量发生变化,会使得线性常参数的PID控制器无法保持设计时的性能指标;在确定PID参数的过程中,参数整定值是具有一定局域性的优化值,并不是全局最优值。实际电机系统具有非线性、参数时变及建模过程复杂等特点,因此常规PID控制难以从根本上解决动态品质与稳态精度的矛盾。永磁同步电机是典型的多变量、参数时变的非线性控制对象。先进控制方法(诸如智能控制、优化算法等)研究应用的发展与深入,为控制复杂的永磁同步电机系统开辟了崭新的途径。由于先进控制方法摆脱了对控制对象模型的依赖,能够在处理不精确性和不确定性问题中有可处理性、鲁棒性,因而将其引入永磁同步电机控制已成为一个必然的趋势。本文根据系统实现目标的不同,选取相应的先进控制方法,并与PID控制相结合,对永磁同步电机各方面性能进行有针对性的优化,最终使其控制精度得到显著的提高。为达到对永磁同步电机进行性能优化的研究目的,文中首先探讨了正弦波永磁同步电机和方波永磁同步电机的运行特点及控制机理,通过建立数学模型,对相应的控制系统进行了整体分析。针对永磁同步电机非线性、强耦合的特点,设计了矢量控制方式下的永磁同步电机闭环反馈控制系统。结合常规PID控制,将模糊控制、遗传算法、神经网络和人工免疫等多种先进控制方法应用于永磁同步电机调速系统、伺服系统和同步传动系统的控制器设计中,以满足不同控制系统对电机动、静态性能的要求以及对调速性能或跟随性能的侧重。实验结果表明,采用先进控制方法的永磁同步电机具有较好的动态性能、抗扰动能力以及较强的鲁棒性能;与传统PID控制相比,系统的控制精度得到了明显提高。研究结果验证了先进控制方法应用于永磁同步电机性能优化的有效性和实用性。

    标签: 先进控制 永磁同步电机 性能优化

    上传时间: 2013-04-24

    上传用户:shinesyh

  • 光伏并网发电系统控制方法的研究.rar

    太阳能作为一种新型能源以其清洁、储量大、无污染等优点使其利用越来越受到人们的重视,而光伏发电技术的应用更是人们普遍关注的焦点。本文主要研究了光伏并网发电系统的控制方法。由于目前光伏电池的价格高,转换效率比较低,为了降低系统造价和有效的利用太阳能,对光伏并网系统的控制方法的研究显得尤为重要。 本文针对光伏并网发电系统的特点,将其分为三部分进行研究。研究了光伏电池的工作原理及输出特性,在此基础上建立了其仿真模型。利用PSIM仿真软件对不同环境及不同日照强度下的太阳能电池输出特性进行了仿真。仿真与实测数据的对比验证了其仿真模型的正确性,为后续的仿真奠定基础。 光伏板的最大功率点的控制是实现光伏并网高效率的输出的必要条件。采用基于模糊控制的方法求取最大功率点驱动boost升压变换器,用以实现最大功率点跟踪和控制。针对电导增量法和干扰法的不足,研究了基于模糊控制的方法。从仿真及实验的结果均能看出系统的稳态功率损耗大大缩小,提高了其稳态性能。 阐述了并网逆变器的工作原理和控制策略。基于逆变控制方法的研究,对系统进行了仿真与实验。其中控制方法采用电流滞环跟踪控制。从仿真及实验结果中可以看出实现了输出功率因数为1的控制目标。 开发了光伏并网的实验系统,设计了基于DSP的最大功率点控制系统和逆变并网系统。实验结果表明,本文采用的控制策略和设计方法是可行有效的,主电路和控制电路的设计是合理的。

    标签: 光伏并网发电 系统控制 法的研究

    上传时间: 2013-07-28

    上传用户:yepeng139

  • 光伏发电系统逆变技术研究.rar

    在能源枯竭及环境污染问题日益严重的今天,光伏发电是未来可再生能源应用的一种重要方法。本文以光伏逆变技术为研究对象,对光伏系统最大功率点跟踪方法、光伏智能充电控制策略、光伏并网系统拓扑结构与控制方法、光伏并网与有源滤波统一控制方法等问题进行了深入研究。 在扰动观测法的基础上,提出了一种直接电流控制最大功率点跟踪方法,通过检测变换器输出电流进行最大功率点跟踪控制,简化控制算法,同时省去了扰动观测法中的电压和电流传感器,降低系统成本。 研究了一种实用的光伏系统蓄电池充电控制策略,将最大功率点跟踪与智能充电控制有机结合在一起,充分利用光伏电池的输出功率,缩短充电时间,提高充电效率;研究了一种全数字式逆变器,通过电压有效值外环和瞬时值内环的双闭环控制,既能保证系统输出电压的稳态精度,又能保证瞬变负载条件下的动态特性。研制了一套3kW光伏独立发电系统并进行了实验验证。 针对住宅型光伏并网逆变器体积小、性能价格比高的要求,研究了一种基于导抗变换器的并网逆变器拓扑结构,相比于传统电流型逆变器,本拓扑省去了笨重的电抗器,同时利用高频变压器进行能量传递和电气隔离,进一步降低了系统损耗和体积,降低系统成本。 经研究发现,由于导抗变换器的固有特性,采用传统的SPWM调制方法将导致并网逆变器输出平顶饱和的非正弦电流,造成对电网的谐波污染,提出了一种新型改进调制模式。该方法可以实现高功率因数、低谐波并网发电。根据上述理论分析,研制了一台3kW单相光伏并网逆变器,实验结果验证了理论分析的正确性。 研究了一种三相电流型并网逆变器拓扑结构及其控制方法,采用改进调制模式对其进行控制,在谐波抑制方面取得了满意的效果。提出的三相并网逆变方案,相比于传统三相并网逆变器,具有如下显著优点:系统中任意一相都是一个独立的子系统,不受其它相影响,即使在某一相或某两相损坏的情况下,剩余相也能正常运行,增加了系统的冗余性;在三相电网不平衡情况下,本方法也能提供稳定的三相电流,增加系统抗电网波动能力。初看起来本方案使用的导抗变换器和变压器有3套,但是每相承受的功率容量只有系统总功率的三分之一,这样可以选用较小容量的器件,有利于高频电感和变压器的制作和生产。提出了一种基于导抗变换器的三相电流型逆变器实现方案,利用导抗变换器将输入直流电压变换为高频正弦电流,经高频变压器隔离及电流等级变换后进行裂相调制,输出为三相正弦电流。该方法不仅省去了传统电流型逆变器直流侧电抗器,而且采用高频变换进行功率传输,减小了隔离变压器及输出滤波器的体积,有利于装置的小型化和降低成本。 针对光伏电池输出电压较低的问题,研究了一种单级式三相升压型并网逆变器,通过一级变换同时实现升压和DC/AC变换功能,并且提出了一种基于DSP芯片的控制策略,本方法仅用一个电压传感器就能替代原先的三个电压传感器:每个载波周期短路相只进行一次开关动作,同时任何时刻只有2个开关管导通,可有效降低系统的开关损耗和导通损耗;由于采用DSP控制,具有控制灵活、稳定性高、成本低、并网电能质量好,便于功率调节等优点。 提出了一种光伏并网与有源滤波兼用的统一控制策略,在同一套装置上既实现光伏并网发电,又实现谐波补偿,克服目前的光伏发电装置白天发电、夜间停机的不足,提高系统利用率。详细分析了无功电流和谐波电流的检测方法、光伏并网发电有功指令电流的生成方法及电流环控制器和电压环控制器的设计方法,并对光伏并网发电与有源滤波统一控制模式和单一有源滤波模式进行了讨论,仿真和实验结果验证了所提出的系统结构及控制策略的正确性和可行性。

    标签: 光伏发电系统 逆变 技术研究

    上传时间: 2013-04-24

    上传用户:dancnc

  • 基于DSP的逆变电源数字控制技术的研究.rar

    随着现代科技的迅速发展,逆变电源的应用越来越广泛。同时,各行各业对逆变电源的性能也提出了更高的要求。好的逆变电源输出波形要求不但具有高的稳态性能,还应有快的动态响应。单一的控制策略很难同时满足这两方面的要求。因此,各种控制策略取长补短、相互渗透,构成复合控制器,是一种趋势所在。 本文讨论了当今各种比较流行的数字控制策略的优缺点,重点分析了无差拍控制和重复控制这两种控制策略的控制原理,并对其控制算法做了适当改进。无差拍控制动态性能极佳,但其稳态性能不理想,尤其是在带非线性负载时输出电压波形的总谐波畸变较大;而重复控制恰恰相反,它有着很好的稳态性能,但由于周期延迟环节的存在,控制指令不是立即输出,而是滞后一个参考周期才输出,使其动态性能较差。本文采用单相全桥拓扑结构为逆变器主电路,建立了它的连续状态空间模型和离散状态空间模型,分析了它的开环输出特性,并分别阐述了改进的无差拍控制器和重复控制器参数的设计方法。 文章提出将改进的无差拍控制和重复控制这两种控制策略相结合,组成复合控制策略。利用MATLAB建立了控制系统的仿真模型,仿真实验结果证明该复合控制策略能使逆变电源获得理想的稳态和动态性能。最后介绍了以高性能数字信号处理器TMS320F2812为控制核心的逆变电源控制系统的软硬件设计。

    标签: DSP 逆变电源数字 控制技术

    上传时间: 2013-07-31

    上传用户:liber

  • IIR数字滤波器优化设计及FPGA仿真验证.rar

    IIR数字滤波器是冲激响应为无限长的一类数字滤波器,是电子、通信及信号处理领域的重要研究内容,国内外学者对IIR数字滤波器的优化设计进行了大量研究。其中,进化算法优化设计IIR数字滤波器虽然取得了一定的效果,但是其也有自身的一些不足;另外,基于粒子群算法以及人工鱼群算法的IIR数字滤波器优化设计也取得了较好的效果。但这些方法都是将多目标优化问题转化为单目标优化问题,这种方法是将每个目标赋一个权值,然后将这些赋了权值的目标相加,把相加的结果作为目标函数,在此基础上寻找目标函数的最小值,这样做造成的问题是可能将其中的任何一种满足目标函数值最小的情况作为最优解,但实际上得到的不一定是最优解。也就是说,单目标的方法难以区分哪一种情况为最优解,这样的寻优模型从理论上来说是难以得到最优解的。另外,在将多目标转化为单目标时,各个目标的权值难以确定,而且最终只能得到唯一解。针对这些问题,本文在研究传统遗传算法、进化规划算法以及量子遗传算法的IIR数字滤波器优化设计的基础上,将重点研究IIR数字滤波器的粒子进化规划优化、遗传多目标优化以及量子多目标优化。另外,由于在通信系统中IIR数字滤波器有广泛应用,并且大量采用FPGA实现,多目标优化方法得到的滤波器性能也值得验证,因此,对多目标优化方法得到的IIR数字滤波器系数进行FPGA仿真验证有重要的现实意义。 @@ 论文的主要工作及研究成果具体如下: @@ 1.分析IIR数字滤波器的数学模型及其优化设计的参数;针对低通IIR数字滤波器,采用遗传算法及量子遗传算法对其进行优化设计,并给出相应的仿真结果及分析。 @@ 2.针对使用进化规划算法优化设计IIR数字滤波器时容易陷入局部极值的问题,研究粒子进化规划算法,并将其应用于IIR数字滤波器的优化设计,该算法将粒子群优化算法与进化规划算法相结合,继承了粒子群算法局部搜索能力强和进化规划算法遗传父代优良基因能力强的优点。将这种新的粒子进化规划算法应用于IIR低通、高通、带通、带阻数字滤波器的优化设计,显示了较好的效果。 @@ 3.优化设计IIR数字滤波器时,通常将多目标转化为单目标的优化问题,这种方法虽然设计简单,但是在将多目标转化为单目标时,各个目标的权值难以确定,而且最终只能得到唯一解,不能提供更多的有效解给决策者。针对常 用基于单目标优化算法的不足,在分析IIR数字滤波器优化模型和待优化参数的基础上,本文研究遗传算法的IIR数字滤波器多目标优化设计方法,该方法将多个目标值直接映射到适应度函数中,通过比较函数值的占优关系来搜索问题的有效解集,使用这种方法可以求得一组有效解,并且将多目标转化为单目标的优化方法得到的唯一解也能被包括在这一组有效解中。@@ 4.将量子遗传算法应用于IIR数字滤波器多目标优化设计,研究量子遗传算法的IIR数字滤波器多目标优化设计方法,并将优化结果与传统遗传算法的多目标优化方法进行了比较。仿真结果表明,在对同一种滤波器进行优化设计时,使用该方法得到的结果通带波动更小,过渡带更窄,阻带衰减也更大。 @@ 5.针对IIR数字滤波器的硬件实现问题,在对IIR数字滤波器的结构特征进行分析的基础上,分别采用遗传多目标优化方法量子多目标方法优化设计IIR数字滤波器的系数,然后针对两组系数进行了FPGA( Field-Programmable GateArray,现场可编程门阵列)仿真验证,并对两种结果进行了对比分析。 @@关键词:IIR数字滤波器;优化设计

    标签: FPGA IIR 数字滤波器

    上传时间: 2013-06-09

    上传用户:熊少锋

  • 基于51单片机的高精度红外测温系统设计.rar

    基于51单片机的高精度红外测温系统设计,非接触式测温设计。

    标签: 51单片机 高精度 红外测温

    上传时间: 2013-05-19

    上传用户:hanli8870

  • 高速实时信号处理系统的FPGA软件设计与实现.rar

    随着现代DSP、FPGA等数字芯片的信号处理能力不断提高,基于软件无线电技术的现代通信与信息处理系统也得到了更为广泛的应用。软件无线电的基本思想是以一个通用、标准、模块化的硬件系统作为其应用平台,把尽可能多的无线及个人通信和信号处理的功能用软件来实现,从而将无线通信新系统、新产品的开发逐步转移到软件上来。另一方面,现代信号处理系统对数据的处理速度、处理精度和动态范围的要求也越来越高,需要每秒完成几千万到几百亿次运算。因此研制具备高速实时信号处理能力的通用硬件平台越来越受到业界的重视。 @@ 目前的高速实时信号处理系统一般均采用DSP+FPGA的架构,其中DSP主要负责完成系统通信和基带信号处理算法,而FPGA主要完成信号预处理等前端算法,并提供系统常用的各种外部接口逻辑。本文的主要工作就在于完成通用型高速实时信号处理系统的FPGA软件设计。 @@ 本文提出了一种基于多DSP与FPGA的通用高速实时信号处理系统的架构。综合考虑各方面因素,作者选择使用两片ADSP-TS201浮点DSP以混合耦合模型构成系统信号处理核心;以Xilinx公司最新的高性能FPGA Virtex-5系列的XC5VLX50T提供系统所需的各种接口,包括与ADSP-TS201的高速Linkport接口以及SPI、UART、SPORT等常用外设接口。此外,作者还选择了ADSP-BF533定点DSP加入系统当中以扩展系统音视频信号处理能力,体现系统的通用性。 @@ 基于FPGA的嵌入式系统设计正逐渐成为现代FPGA应用的一个热点。结合课题需要,作者以Xilinx公司的MicroBlze软核处理器为核心在Virtex-5片内设计了一个嵌入式系统,完成了对CF卡、DDR2 SDRAM存储器的读写控制,并利用片内集成的三态以太网MAC硬核模块,实现了系统与上位PC机之间的以太网通信链路。此外,为扩展系统功能,适应未来可能的软件升级,进一步提高系统的通用性,还将嵌入式实时操作系统μC/OS-II移植到MicroBlaze处理器上。 @@ 最后,作者介绍了基于Xilinx RocketIO GTP收发器的高速串行传输设计的关键技术和基本的设计方法,充分体现了目前高速实时信号处理系统的发展要求和趋势。 @@关键词:高速实时信号处理;FPGA;Virtex-5;嵌入式系统;MicroBlaze

    标签: FPGA 实时信号 处理系统

    上传时间: 2013-05-17

    上传用户:wangchong

  • 基于FPGA的噪声调频雷达信号处理系统的设计与实现.rar

    雷达截获接收机、反辐射导弹等电子设备的使用对军用雷达的生存构成了严重威胁。因此,雷达必须避免被敌方电子设备截获和干扰。这种形式下噪声雷达应运而生,其中一种很成熟的便是噪声调频雷达。上世纪八十年代,我们课题组成功研制了噪声调频雷达原理样机。虽然该雷达具有十分优异的LPI性能,但是限于当时的电子技术水平,该雷达采用模拟器件实现,使得雷达的体积较大、工作稳定性受外界环境影响大,在小型化、高精度的应用领域受到诸多限制。FPGA是上世纪八十年代发展起来的数字技术,具有体积小、精度高、稳定性好和速度快等特点。 本文在噪声雷达课题组研究的基础上,设计实现噪声调频雷达信号处理系统。内容安排如下:第一章介绍噪声雷达的研究背景和发展前景;第二章介绍噪声调频雷达的原理,证明混频器输出信号各态历经性;第三章介绍FPGA开发软硬件环境;第四章详细阐述基于FPGA技术的噪声调频雷达信号处理系统设计和系统中关键模块的设计实现;第五章对设计的FPGA信号处理系统进行仿真和验证。最后,第六章对全文进行总结,指出了设计中的不足和须改进的地方。

    标签: FPGA 噪声调频 雷达信号

    上传时间: 2013-05-21

    上传用户:天涯

  • FPGA可配置端口电路的设计.rar

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口

    上传时间: 2013-07-20

    上传用户:顶得柱

  • 基于FPGA与DDR2-SDRAM的高速实时数据采集系统的设计与实现.rar

    数据采集处理技术是现代信号处理的基础,广泛应用于雷达、声纳、软件无线电、瞬态信号测试等领域。随着信息科学的飞速发展,人们面临的信号处理任务越来越繁重,对数据采集处理系统的要求也越来越高。近年来FPGA由于其设计灵活性、更强的适应性及可重构性,结合SDRAM的高速、大容量、价格优势,在设计高速实时数据采集系统时受到了广泛的关注。 本课题重点研究了基于FPGA与DDR2-SDRAM的高速实时数据采集系统的设计与实现技术,为需要大容量存储器的系统设计提供了新的思路。在深入研究了DDR2-SDRAM器件的基本构造与工作原理的基础上,结合成熟的商业化IP核,提出了基于FPGA与DDR2-SDRAM的高速实时数据采集系统的设计方案,并从总体设计构想到各逻辑细节实现都进行了详细描述。根据DDR2-SDRAM的特点,选择合适的内存调度方案,采用Verilog HDL语言设计实现了该高速实时数据采集系统,并对系统功能进行验证与分析,结果表明本设计完全能够满足系统的性能指标。

    标签: SDRAM FPGA DDR

    上传时间: 2013-06-24

    上传用户:wangrong