本测试程序是针对TMS320LF2407 EVM的性能测试而设计开发的。程序运行时将按顺序对数据RAM空间、程序代码空间、片上异步串行通讯、ADC-DAC联合检测、双向数字I/O口、通用I/O和评估板LED、评估板并排手动开关分别进行检测。测试结果的正确或错误均有信息显示。
上传时间: 2014-02-04
上传用户:klin3139
FIFO先入先出堆栈,包括三个子程序,可根据需要选择
上传时间: 2014-01-07
上传用户:许小华
使用DSP软件实现UART功能.一般教科书上提供的UART收发的程序往往是一段采用轮循(Polling)方式完成收发的简单代码。但对于高速的AVR来讲,采用这种方式大大降低了 MUC的效率。在使用AVR时,应根据芯片本身的特点(片内大容量数据存储器RAM,更适合采用高级语言编写系统程序),编写高效可靠的UART收发接口(低层)程序。下面是一个典型的USART的接口程序。
上传时间: 2013-12-15
上传用户:fxf126@126.com
可编程器件大厂Xilinx提供的高速多状态编码8b_10b编码器,可直接使用在Xilinx公司器件的设计上
上传时间: 2013-12-27
上传用户:2404
编了个8*8位的fifo数据缓冲器的vhdl源程序,是经过quartusII4.2编译成功的程序。。希望能跟各位交流
上传时间: 2015-04-29
上传用户:chens000
TI公司DSPF206的C语言异步串口示例程序,JINGO
上传时间: 2015-04-29
上传用户:Late_Li
用汇编语音编写的基于320TMSC54XXDSP的异步串行口与PC机的接口程序,在ccs5000平台测试通过
上传时间: 2015-04-30
上传用户:宋桃子
显示ARP缓存信息.A R P高效运行的关键是由于每个主机上都有一个A R P高速缓存。这个高速缓存存放了最 近I n t e r n e t地址到硬件地址之间的映射记录。高速缓存中每一项的生存时间一般为2 0分钟,起 始时间从被创建时开始算起。
上传时间: 2013-12-27
上传用户:siguazgb
高速数字频率综合器及声表脉压器件资料,原理介绍,器件说明。
上传时间: 2015-05-01
上传用户:miaochun888
课程实验,自己做的一个关于请求分布的程序, 采用先进先出算法(FIFO)和最近最久未使用算法(LRU)进行页面的置换
上传时间: 2014-02-01
上传用户:shawvi