虫虫首页|资源下载|资源专辑|精品软件
登录|注册

数据缓冲器

  • 编了个8*8位的fifo数据缓冲器的vhdl源程序

    编了个8*8位的fifo数据缓冲器的vhdl源程序,是经过quartusII4.2编译成功的程序。。希望能跟各位交流

    标签: fifo vhdl 数据缓冲器 源程序

    上传时间: 2015-04-29

    上传用户:chens000

  • 8*8位的先入先出(fifo)数据缓冲器的vhdl源程序

    8*8位的先入先出(fifo)数据缓冲器的vhdl源程序

    标签: fifo vhdl 数据缓冲器 源程序

    上传时间: 2015-05-26

    上传用户:sy_jiadeyi

  • 电子EDA,VHDL语言设计8位的fifo数据缓冲器的vhdl源程序

    电子EDA,VHDL语言设计8位的fifo数据缓冲器的vhdl源程序

    标签: VHDL fifo vhdl EDA

    上传时间: 2016-01-10

    上传用户:wweqas

  • 8*8位的fifo数据缓冲器的vhdl源程序。经过quartus ii 6.0 验证成功。

    8*8位的fifo数据缓冲器的vhdl源程序。经过quartus ii 6.0 验证成功。

    标签: quartus fifo vhdl 6.0

    上传时间: 2014-11-26

    上传用户:athjac

  • 它的 8Mbit 存储体以页的形式组织,共有4 096 页,每页 包括264 个字节。除了主存储体外,它还有两个大 小为264 字节的SRAM 数据缓冲器。这两个缓冲 页使得同时读写数据成为可

    它的 8Mbit 存储体以页的形式组织,共有4 096 页,每页 包括264 个字节。除了主存储体外,它还有两个大 小为264 字节的SRAM 数据缓冲器。这两个缓冲 页使得同时读写数据成为可能。利用Atmel Flash 存储器的特性可以改进系统的性能,简化硬件和软 件的开发。

    标签: 264 8Mbit SRAM

    上传时间: 2013-12-17

    上传用户:CHENKAI

  • MSC-51系列单片机内有128B或256B的RAM数据存储器

    MSC-51系列单片机内有128B或256B的RAM数据存储器,对一般应用场合,内部 RAM可以满 足系统对数据存储器的要求,但对需要大容量数据缓冲器的应用系统(如数据采集系统),仅片内的RAM存储器往往不够用,这种情况下,就需要在单片机外部扩展数据存储器。 MSC-51与外部数据存储器的一般连接方法:外部数据存储器的高8位地址由P2口提供,低8位地址线接地址锁存器的输出端。外部RAM的读、写控制信号分别接MCS-51的 、 。外部RAM的片选信号可由P2口未用的地址线的剩余口线以线选方式或译码方式提供。 随机存贮芯片(RAM)HM62256的存贮量为32KB,地址线有(A0~A14),是单片机应用系统中最常见的数据存储器

    标签: 128B 256B MSC RAM

    上传时间: 2014-09-05

    上传用户:huangld

  • 基于FPGA的数字射频存储器设计

    数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩、相位编码等更为复杂的信号处理技术,DRFM由于具有处理这些相干波形的能力,被越来越广泛地应用于电子对抗领域作为射频频率源。目前,国内外对DRFM技术的研究还处于起步阶段,DRFM部件在采样率、采样精度及存储容量等方面,还不能满足现代雷达信号处理的要求。 本文介绍了DRFM的量化类型、基本组成及其工作原理,在现有的研究基础上提出了一种便于工程实现的设计方法,给出了基于现场可编程门阵列(Field Programmable Gate Array FPGA)实现的幅度量化DRFM设计方案。本方案的采样率为1 GHz、采样精度12位,具体实现是采用4个采样率为250 MHz的ADC并行交替等效时间采样以达到1 GHz的采样率。单通道内采用数字正交采样技术进行相干检波,用于保存信号复包络的所有信息。利用FPGA器件实现DRFM的控制器和多路采样数据缓冲器,采用硬件描述语言(Very High Speed}lardware Description Language VHDL)实现了DRFM电路的FPGA设计和功能仿真、时序分析。方案中采用了大量的低压差分信号(Low Voltage Differential Signaling LVDS)逻辑的芯片,从而大大降低了系统的功耗,提高了系统工作的可靠性。本文最后对采用的数字信号处理算法进行了仿真,仿真结果证明了设计方案的可行性。 本文提出的基于FPGA的多通道DRFM系统与基于专用FIFO存储器的DRFM相比,具有更高的性能指标和优越性。

    标签: FPGA 数字射频 存储器

    上传时间: 2013-06-01

    上传用户:lanwei

  • CAN通讯:该程序实现发送缓冲器0向接收缓冲器0发送数据的自测试模式

    CAN通讯:该程序实现发送缓冲器0向接收缓冲器0发送数据的自测试模式,其中接收采用中断方式 发送采用查询方式

    标签: CAN 缓冲器 通讯 程序

    上传时间: 2013-11-28

    上传用户:zhuyibin

  • 基于FPGA控制的高速数据采集系统设计与实现.rar

    数据采集系统是信号与信息处理系统中不可缺少的重要组成部分,同时也是软件无线电系统中的核心模块,在现代雷达系统以及无线基站系统中的应用越来越广泛。为了能够满足目前对软件无线电接收机自适应性及灵活性的要求,并充分体现在高性能FPGA平台上设计SOC系统的思路,本文提出了由高速高精度A/D转换芯片、高性能FPGA、PCI总线接口、DB25并行接口组成的高速数据采集系统设计方案及实现方法。其中FPGA作为本系统的控制核心和传输桥梁,发挥了极其重要的作用。通过FPGA不仅完成了系统中全部数字电路部分的设计,并且使系统具有了较高的可适应性、可扩展性和可调试性。 在时序数字逻辑设计上,充分利用FPGA中丰富的时序资源,如锁相环PLL、触发器,缓冲器FIFO、计数器等,能够方便的完成对系统输入输出时钟的精确控制以及根据系统需要对各处时序延时进行修正。 在存储器设计上,采用FPGA片内存储器。可根据系统需要随时进行设置,并且能够方便的完成数据格式的合并、拆分以及数据传输率的调整。 在传输接口设计上,采用并行接口和PCI总线接口的两种数据传输模式。通过FPGA中的宏功能模块和IP资源实现了对这两种接口的逻辑控制,可使系统方便的在两种传输模式下进行切换。 在系统工作过程控制上,通过VB程序编写了应用于PC端的上层控制软件。并通过并行接口实现了PC和FPGA之间的交互,从而能够方便的在PC机上完成对系统工作过程的控制和工作模式的选择。 在系统调试方面,充分利用QuartuslI软件中自带的嵌入式逻辑分析仪SignalTaplI,实时准确的验证了在系统整个传输过程中数据的正确性和时序性,并极大的降低了用常规仪器观测FPGA中众多待测引脚的难度。 本文第四章针对FPGA中各功能模块的逻辑设计进行了详细分析,并对每个模块都给出了精确的仿真结果。同时,文中还在其它章节详细介绍了系统的硬件电路设计、并行接口设计、PCI接口设计、PC端控制软件设计以及用于调试过程中的SignalTapⅡ嵌入式逻辑分析仪的使用方法,并且也对系统的仿真结果和测试结果给出了分析及讨论。最后还附上了系统的PCB版图、FPGA逻辑设计图、实物图及注释详细的相关源程序清单。

    标签: FPGA 控制 高速数据

    上传时间: 2013-07-09

    上传用户:sdfsdfs

  • 8255中文资料, 数据手册

    8255内部包括三个并行数据输入/输出端口,两个工作方式控制电路,一个读/写控制逻辑电路和8位总线缓冲器。各部分功能概括如下: (1)端口A、B、CA口:是一个8位数据输

    标签: 8255 数据手册

    上传时间: 2013-05-21

    上传用户:隐界最新