编了个8*8位的fifo数据缓冲器的vhdl源程序
编了个8*8位的fifo数据缓冲器的vhdl源程序,是经过quartusII4.2编译成功的程序。。希望能跟各位交流...
编了个8*8位的fifo数据缓冲器的vhdl源程序,是经过quartusII4.2编译成功的程序。。希望能跟各位交流...
8*8位的先入先出(fifo)数据缓冲器的vhdl源程序...
电子EDA,VHDL语言设计8位的fifo数据缓冲器的vhdl源程序...
8*8位的fifo数据缓冲器的vhdl源程序。经过quartus ii 6.0 验证成功。...
它的 8Mbit 存储体以页的形式组织,共有4 096 页,每页 包括264 个字节。除了主存储体外,它还有两个大 小为264 字节的SRAM 数据缓冲器。这两个缓冲 页使得同时读写数据成为可...
MSC-51系列单片机内有128B或256B的RAM数据存储器,对一般应用场合,内部 RAM可以满 足系统对数据存储器的要求,但对需要大容量数据缓冲器的应用系统(如数据采集系统),仅片内的RAM存储...
数字射频存储器(Digital Radio FreqlJencyr:Memory DRFM)具有对射频信号和微波信号的存储、处理及传输能力,已成为现代雷达系统的重要部件。现代雷达普遍采用了诸如脉冲压缩...
CAN通讯:该程序实现发送缓冲器0向接收缓冲器0发送数据的自测试模式,其中接收采用中断方式 发送采用查询方式...
数据采集系统是信号与信息处理系统中不可缺少的重要组成部分,同时也是软件无线电系统中的核心模块,在现代雷达系统以及无线基站系统中的应用越来越广泛。为了能够满足目前对软件无线电接收机自适应性及灵活性的要求...
8255内部包括三个并行数据输入/输出端口,两个工作方式控制电路,一个读/写控制逻辑电路和8位总线缓冲器。各部分功能概括如下: (1)端口A、B、CA口:是一个8位数据输...