简要阐述了高速PCB设计的主要内容, 并结合Cadence软件介绍其解决方案比较了传统高速设计方法与以Cadence为代表的现代高速PCB设计方法的主要差异指出在进行高速设计过程中必须借助于EDA软件工具进行定性和定童分析, 进行仿真测试, 才能保证设计成功
上传时间: 2013-11-05
上传用户:xiaoxiang
理论研究和实践都表明,对高速电子系统而言,成功的PCB设计是解决系统EMC问题的重要措施之一.为了满足EMC标准的要求,高速PCB设计正面临新的挑战,在高速PCB设计中,设计者需要纠正或放弃一些传统PCB设计思想与做法,从应用的角度出发,结合近年来高速PCB设计技术的一些研究成果,探讨了目前高速PCB设计中的若干误区与对策.
标签: PCB
上传时间: 2013-11-10
上传用户:flg0001
对于一个新设计的电路板,调试起来往往会遇到一些困难,特别是当板比较大、元件比较多时,往往无从下手。但如果掌握好一套合理的调试方法,调试起来将会事半功倍。对于刚拿回来的新PCB板,我们首先要大概观察一下,板上是否存在问题,例如是否有明显的裂痕,有无短路、开路等现象。如果有必要的话,可以检查一下电源跟地线之间的电阻是否足够大。
上传时间: 2013-11-24
上传用户:菁菁聆听
为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。
上传时间: 2013-11-25
上传用户:爺的气质
为了满足超声波探伤检测的实时性需求,通过研究超声波探伤的工作原理,提出了基于FPGA芯片的实时信号处理系统实现方案及硬件结构设计,并根据FPGA逻辑结构模型实现了软件系统的模块化设计。根据实验测试及统计数据得出,基于FPGA芯片的信号处理系统提高了探伤检测的准确性与稳定性,满足了探伤过程中B超显示的实时性要求。
上传时间: 2013-10-23
上传用户:731140412
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-17
上传用户:hxy200501
本应用文档从元件选择,电路设计和印刷电路板的布线等几个方面讲座了电路板级的电磁兼容性EMC设计。本文从以下几个部分进行论述:电磁兼容的概述元件选择和电路设计技术印制电路板的布线技术
上传时间: 2013-11-05
上传用户:ls530720646
计算机对信号进行分析和处理依赖于数据的采集,而现有的数据采集卡成本高,接口复杂,不易扩展。采用USB控制器和FPGA为核心设计系统的硬件平台,再结合LabVIEW设计用户应用程序、NI-VISA开发USB驱动程序,最终实现高速数据采集系统的设计。实验结果表明,系统集成度高,结构灵活便于扩展,达到了30Mbit/s的可靠数据传输速度。
上传时间: 2013-10-23
上传用户:jixingjie
虚拟仪器技术以其开发高效、投入成本低等优点,在动态测试及控制领域应用越来越广泛。文中基于虚拟仪器技术设计的的高速多通道信号采集系统,用于爆炸应力波测试,能够同时测试64通道的测点数据,每通道采样速率为1MSPS。进行现场实验,取得了有效数据。
上传时间: 2013-10-10
上传用户:穿着衣服的大卫
提出了一种基于9/7小波的二维小波变换器的硬件设计方案.通过优化算法以及采用行列变换并行处理的方式,提高了变换器的数据吞吐量.该方案采用了流水线技术,较大地提高了硬件效率.综合结果表明,该方案的系统时钟可达到110 MHz,且具有高速、高吞吐量、片内存储器小等优点.
上传时间: 2015-01-03
上传用户:yangbo69