模数转换器(ADC)将模拟量——现实世界中绝大部分现象的特征——转换为数字语言,以便用于信息处理、计算、数据传输和控制系统。数模转换器(DAC)则用于将发送或存储的数据,或者数字处理的结果,再转换为现实世界的变量,以便控制、显示信息或进一步进行模拟处理
上传时间: 2014-11-30
上传用户:784533221
摘要:模数转换是微机测控系统的重要组成部分。论文阐述了微机测控系统中模数转换的应用和软件设计.介绍了模数转换接口电路的测试、故障分析与检测方法。
上传时间: 2013-10-23
上传用户:天空说我在
电子发烧友网核心提示:本文是关于ADI数据转换器基础知识精华集锦,其中阐述了逐次逼近模数转换器的基本原理、算法及优缺点;ADC和DAC的直流规格和交流规格分析;DAC数模转换器详解及应用举例。 一、逐次逼近型模数转换器 1.基本逐次逼近模数转换器
上传时间: 2013-12-16
上传用户:takako_yang
基于HHNEC 0.35um BCD工艺设计了一种应用于峰值电流模升压转换器的动态斜坡补偿电路。该电路能够跟随输入输出信号变化,相应给出适当的补偿量,从而避免了常规斜坡补偿所带来的系统带载能力低及瞬态响应慢等问题。经Cadence Spectre验证,该电路能够达到设计要求。
上传时间: 2013-10-11
上传用户:ysystc699
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-03
上传用户:王小奇
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-17
上传用户:hxy200501
ADuC812与8052模数转换实例 先进的单片机平台 可以做很多东西 比如 光电心率测量仪
上传时间: 2015-03-15
上传用户:希酱大魔王
用汇编语言控制模数转换芯片max1270的源程序。
上传时间: 2014-01-02
上传用户:集美慧
用汇编语言实现模数转换芯片max170的控制
上传时间: 2013-12-11
上传用户:jennyzai
这是2407dsp进行模数转换模块(ADC)的源程序,改程序是用c语言编写的
上传时间: 2015-03-26
上传用户:hphh