当前社会的发展与能源、环保等问题的日益突出。混合动力电动汽车以其低排放,噪声小,节能等优点越来越受到世界各国的重视。为了改善电动汽车的动力性和能量利用率,动力蓄电池的电压越来越高,需要配备专门的系统来管理高压系统的安全。 根据混合动力结构特点和高压电路特性,在分析及其常用蓄电池工作原理及运行原理使用条件的基础上,本课题以MH-Ni电池作为研究对象,分析了MH-Ni电池的工作原理、电池的电压、电流和温度特性,提出电动车电池组高压控制的方法,能够实现监测电动汽车高压电系统的绝缘状态及检测高压的工作情况。 本课题主要完成以下几点工作内容:对电池进行预充电,检测其外部是否漏电;检测电池内部是否绝缘;对电池进行故障检测。通过对外部负载进行预充电,防止电池外部电路漏电或短路,减少电池箱故障,延长电池模块的使用寿命;通过对电池箱内部绝缘状态检测,防止电池因绝缘电阻低下而影响系统工作,发生不安全事故;通过诊断系统能实现电池故障和隐患的早期预报,从而能有效地增加电动车电池组的续驶里程及无故障工作时间、馒维护工作量降到最低。 基于选定的电动车电池管理系统(BMS),针对外部负载进行预充电和电池箱内部绝缘状态检测,本文研究和提出安全条件的判定规则,实现电动车电池管理系统(BMS)中安全保障功能。仿真实验表明,本文设计的高压电安全测试系统,可以实现对电动汽车电池高压系统的安全实施管理。
上传时间: 2013-06-22
上传用户:talenthn
本课题为电流型高电压隔离电源,它是基于交流电流母线的分布式系统,能够整定短路电流,适应高电压工作环境的隔离电源。本论文介绍了该课题的应用场合,简要介绍了分布式系统的种类及各自优势,以及已有的电流型副边稳压电路相关的研究成果,并在此基础上提出了本课题的研究目标。 本篇论文主要针对课题方案的三个方面进行论述,分别阐述如下: 一,母线电流产生系统与电流型副边开关电路的匹配问题,包括各部分电路的功能介绍、电流型副边开关电路的小信号等效电路的建模、高电压隔离变压器及磁元件的选择; 二,模块体积小型化有利于高压部件的设计安装和EMS防护。为了省去体积较大的辅助电源部分,本课题采用了副边电路自供电的方式。在低压自供电方式下,利用比较器、TLA31等器件产生多路同步三角波以及开关驱动PWM脉冲。对自供电方式下的三角波振荡器进行比较,并对三角波振荡器电路模块进行了建模以及系统反馈补偿; 三,在本方案中实现了电流源拓扑的同步整流技术,利用PMOS管替代续流二极管,减小了电路的损耗、散热器的使用以及模块的体积。 本篇论文对本课题设计的核心部分进行了比较详细的介绍和分析,具体的参数计算方法也一一列出。最终,论文以研究目标为方向,通过一系列的改进措施,基本实现了课题要求。
上传时间: 2013-06-24
上传用户:wmwai1314
由于绝缘栅双极晶体管IGBT具有工作频率高、处理功率大和驱动简单等诸多优点,在电力电子设备、尤其是中大型功率的电力电子设备中的应用越来越广泛。但是,IGBT失效引发的设备故障往往会对生产带来巨大影响和损失,因此,对IGBT的失效研究具有十分重要的应用意义。 本文在深入分析IGBT器件工作原理和工作特性的基础上,采用双极传输理论联立求解电子和空穴的传输方程,得到了稳态时电子和空穴电流的表达式,对造成IGBT失效的各种因素进行了详细分析。应用MATLAB软件,对硅参数的热导率、载流子浓度、载流子寿命、电子迁移率、空穴迁移率和双极扩散系数等进行了仿真,深入研究了IGBT的失效因素,得到了IGBT失效的主要原因是发生擎住效应以及泄漏电流导致IGBT延缓失效的有用结论。并且,进行了IGBT动态模型的设计和仿真,对IGBT在短路情况下的失效机理进行了深入研究。 考虑到实际设备中的IGBT在使用中经常会发生反复过流这一问题,通过搭建试验电路,着重对反复过流对IGBT可能带来的影响进行了试验研究,探讨了IGBT因反复过流导致的累积失效的变化规律。本文研究结果对于正确判断IGBT失效以及失效程度、进而正确判断和预测设备的可能故障,具有一定的应用参考价值。
上传时间: 2013-08-04
上传用户:lrx1992
高压直流电源广泛应用于医用X射线机,工业静电除尘器等设备。传统的工频高压直流电源体积大、重量重、变换效率低、动态性能差,这些缺点限制了它的进一步应用。而高频高压直流电源克服了前者的缺点,已成为高压大功率电源的发展趋势。本文对应用在高输出电压大功率场合的开关电源进行研究,对主电路拓扑、控制策略、工艺结构等方面做出详细讨论,提出实现方案。 高压变压器由于匝比很大,呈现出较大的寄生参数,如漏感和分布电容,若直接应用在PWM变换器中,漏感的存在会产生较高的电压尖峰,损坏功率器件,分布电容的存在会使变换器有较大的环流,降低了变换器的效率。本文选用具有电容型滤波器的LCC谐振变换器为主电路拓扑,它可以利用高压变压器中漏感和分布电容作为谐振元件,减少了元件的数量,从而减小了变换器的体积。 LCC谐振变换器采用变频控制策略,可以工作在电感电流连续模式(CCM)和电感电流断续模式(DCM),本文对这两种工作模式进行详细讨论。针对CCM下的LCC谐振变换器,本文分析其工作原理,用基波近似法推导出变换器的稳态模型,给出一种详尽的设计方法,可以保证所有开关管在全负载范围内实现零电压开关,减小电流应力和开关频率的变化范围,并进行仿真验证。基于该变换器,研制出输出电压为41kV,功率为23kW的高频高压电源,实验结果验证了分析与设计的正确性。 针对DCM下的LCC谐振变换器,本文分析其工作原理,该变换器可以实现零电流开关,有效地减小IGBT拖尾电流造成的关断损耗。论文通过电路状态方程推导出变换器的电压传输比特性,在此基础上对主电路参数进行设计,并进行仿真验证。基于该变换器,研制出输出电压为66kV,功率为72kW的高频高压电源,实验结果表明了方案的可行性。
上传时间: 2013-04-24
上传用户:edrtbme
工业领域中需要大量的AC/DC整流电源。随着现代电力电子技术的不断发展,人们曰益意识到低功率因数整流系统造成了谐波污染和电网公害。因此消除电网谐波污染,提高功率因数,成为整流系统的发展趋势。由于中大功率的电力电子设备在电网中占很大的比重,因此高功率因数的三相整流器的研究已成为当今国内外研究的一大热点。 随着数字控制技术的不断发展,越来越多的控制策略通过数字信号处理器(DSP)得以实现。数字控制的特有优点:简化硬件电路,克服了模拟电路中参数温度漂移的问题,控制灵活且易实现先进控制等,使得所设计的电源产品不仅性能可靠,且易于大批量生产,从而降低了开发周期。因此,数字化控制电源已成为当今于开关电源产品设计的潮流。 本文首先给出了几种常见的三相功率因数校正方案,并对其进行了比较和分析,在前面的基础上提出了:三相三开关三电平拓扑结构和双闭环控制的策略结合的三相PFC系统。紧接着介绍了DSP芯片的特点及其在电力电子装置中的应用,首先介绍目前DSP芯片的发展,通过比较选定了TI公司的TMSLF2407芯片作为本文的处理芯片,而后基于对TMSLF2407芯片的内部资源和该芯片数字式PWM信号产生的原基于DSP的三相有源功率因数校正研究与设计理的分析,提出了三相PFC的数字化解决方案。在第四章中介绍了基于DSP数字控制的PFC的总体设计方案,电路所采用的是基于平均电流方案的双闭环控制策略。内环通过瞬时值控制获得快速的动态性能,保证输出畸变率较低,外环使用输出电压的瞬时值控制,具有较高的输出精度。本文最后应用仿真软件MATLAB中的SIMULINK对系统进行仿真,验证控制策略的可行性,并有助于系统主电路和控制电路的设计。对于三相变换器这种复杂的非线性系统,需要模拟、数字信号混合仿真,仿真比较难以实现。一是因为模型难以建立二是即使建立起一个模型,由于电路复杂,仿真软件也未必能保证其收敛性。所以经过简化,利用MATLAB中的SIMULINK构建了变换器的电压模型,用于验证设计方法和设计参数的正确性。
上传时间: 2013-05-31
上传用户:wengtianzhu
本文的目的在于设计一个自适应噪音抵消系统,使其能消除含噪语音信号中的背景噪音,达到提高语音信号质量的目的.主要工作分为两大部分.本文在第一部分介绍了自适应数字滤波器的基本理论思想,具体阐述了自适应噪声抵消系统基本原理,并对自适应噪声抵消系统的指标、抵消性能进行了计算分析.自适应滤波器的算法是整个系统的核心,在第一部分中,对两种最基本的自适应算法,进行了详细的介绍和分析,并针对两种算法的优缺点进行了详细的比较.这一部分中最关键的是对设计的噪声抵消系统进行计算机仿真,验证系统设计的合理性和算法的正确性.通过对自适应噪声抵消器的MATLAB仿真及对仿真图形的分析,验证了系统设计和自适应算法的可行性.第二部分主要完成自适应噪声抵消系统的硬件设计和软件编程.在第一部分计算机仿真分析的基础上,利用高速信号处理芯片DSP(TMS320LF2407)设计了一个噪声干扰抵消系统,在高速信号处理芯片(TMS320LF2407)上开发实现了自适应LMS算法.
标签: DSP
上传时间: 2013-06-28
上传用户:zklh8989
本文提出了一种基于USB和FPGA的高性能数据采集模块USB12016(USB总线,A/D垂直分辨率为12位,存储容量为16兆)的软硬件设计与实现方法。该数据采集卡包括模拟输入、A/D转换、数据缓存、FPGA控制电路和USB总线接口等,在一张卡上实现了8通道模拟信号调理、采集、处理,并可实现多卡同步触发采集,具有高精度,低噪声,低失真和测试信号范围宽的特点。USB12016配有系统驱动控制程序软件,在Windows9X/2000版本的操作平台下运行,控制面板完全是虚拟仪器软面板,图形化界面十分友好。USB12016是USB接口技术、FPGA技术和嵌入式技术融为一体的结晶,已成功应用于军事测控领域。
上传时间: 2013-06-12
上传用户:CETM008
随着图像处理技术的不断发展,图像处理技术在国民经济和社会生活的各个方面都得到了广泛的运用。与此同时,人们对图像处理的要求也越来越高。传统的数字图像处理器件主要有专用集成芯片(Application Specific Integrated Circuit)和数字信号处理器(Digital Signal Process)。进入20世纪以来,伴随着半导体技术的发展,现场可编程门阵列FPGA以其应用灵活、集成度高、功能强大、设计周期短、开发成本低的特点,越来越多地被应用在图像处理领域。大量实践证明,FPGA的并行处理能力与流水线作业能显著地提高图像处理的速度,因此基于FPGA的图像处理系统有着广阔的发展前景。 本文研究的是一个在嵌入式视频监控系统下的图像预处理子系统。首先实现了一个通用可重复配置的图像处理算法研究硬件平台,完成图像的采集、接收、处理、存储、输出等功能。由于FPGA本身具有完全的可重复配置性,所以该架构的硬件平台可以很方便的升级和重复配置。其次在该平台上,本文使用Verilog HDL硬件语言在FPGA芯片上实现了多种图像预处理算法。在实现过程中,为了充分发挥FPGA在并行处理方面的强大功能,本文对算法做了一定的改进,使其尽量能使用并行处理的方式来完成。实验结果表明,本图像预处理系统能在毫秒级高速地完成多种图像算法,完全能够满足视频监控系统50帧/秒的输出要求。 最后根据视频监控系统在实际运用中出现的噪声类型多样化的情况,我们设计了一种基于反馈理论的图像处理效果控制模块。该模块能通过对处理后图像峰值信噪比(PSNR)的分析,控制FPGA对下一幅图像的噪声采用更有针对性的图像处理方法。
上传时间: 2013-05-20
上传用户:gundamwzc
随着数字化技术的飞速发展,数字视频信号的传输技术更是受到人们的关注。相比较其它类型的信息传输如文本和数据,视频通信需要占用更多的带宽资源,因此为了实现在带宽受限的条件下的传输,视频源必须经过大量压缩。尽管现在的网络状况不断地改善,但相对与快速增长的视频业务而言,网络带宽资源仍然是远远不够的。2003年3月,新一代视频压缩标准H.264/AVC的推出,使视频压缩研究进入了一个新的层次。H.264标准中包含了很多先进的视频压缩编码方法,与以前的视频编码标准相比具有明显的进步。在相同视觉感知质量的情况下,H.264的编码效率比H.263提高了一倍左右,并且有更好的网络友好性。然而,高编码压缩率是以很高的计算复杂度为代价的,H.264标准的计算复杂度约为H.263的3倍,所以在实际应用中必须对其算法进行优化以减低其计算复杂度。 @@ 本文首先介绍了H.264标准的研究背景,分析了国内外H.264硬件系统的研究现状,并介绍了本文的主要工作。 @@ 接着对H.264编码标准的理论知识、关键技术分别进行了介绍。 @@ 对H.264块匹配运动估计算法进行研究,对经典的块匹配运动估计算法通过对比分析,三步、二维等算法在搜索效率上优于全搜索算法,而全搜索算法在数据流的规则性和均匀性有着自己的优越性。 @@ 针对块匹配运动估计全搜索算法的VLSI结构的特点,提出改进的块匹配运动估计全搜索算法。本文基于对数据流的分析,对硬件寻址进行了研究。通过一次完整的全搜索数据流分析,改进的块匹配运动估计算法在时钟周期、PE资源消耗方面得到优化。 @@ 最后基于FPGA平台对整像素运动估计模块进行了研究。首先对运动估计模块结构进行了功能子模块划分;然后对每个子模块进行设计和仿真和对整个运动估计模块进行联合仿真验证。 @@关键词:H.264;FPGA;QuartusⅡ;帧间预测;运动估计;块匹配
上传时间: 2013-04-24
上传用户:zttztt2005
随着中国二代导航系统的建设,卫星导航的应用将普及到各个行业,具有自主知识产权的卫星导航接收机的研究与设计是该领域的一个研究热点。在接收机的设计中,对于成熟技术将利用ASIC芯片进行批量生产,该芯片是专用芯片,一旦制造成型不能改变。但是对于正在研究的接收机技术,特别是在需要利用接收机平台进行提高接收机性能研究时,利用FPGA通用可编程门阵列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,进行批量生产。本课题就是基于FPGA研究GPS并行捕获技术的硬件电路,着重进行了其中一个捕获通道的设计和实现。 GPS信号捕获时间是影响GPS接收机性能的一个关键因素,尤其是在高动态和实时性要求高的应用中或者对弱GPS信号的捕获方面。因此,本文在滑动相关法基础上引出了基于FFT的并行快速捕获方法,采用自顶向下的方法对系统进行总体功能划分和结构设计,并采用自底向上的方法对系统进行功能实现和验证。 本课题以Xilinx公司的Spartan3E开发板为硬件开发平台,以ISE9.2i为软件开发平台,采用Verilog HDL编程实现该系统。并利用Nemerix公司的GPS射频芯片NJ1006A设计制作了GPS中频信号产生平台。该平台可实时地输出采样频率为16.367MHz的GPS数字中频信号。 本课题主要是基于采样率变换和FFT实现对GPS C/A码的捕获。该算法利用平均采样的方法,将信号的采样率降低到1.024 MHz,在低采样率下利用成熟的1024点FFT IP核对C/A码进行粗捕,给出GPS信号的码相位(精度大约为1/4码片)和载波的多普勒频率,符合GPS后续跟踪的要求。 同时,由于FFT算法是以资源换取时间的方法来提高GPS捕获速度的,所以在设计时,合理地采用FPGA设计思想与技巧优化系统。基于实用性的要求,详细的给出了基于FFT的GPS并行捕获各个模块的实现原理、实现结构以及仿真结果。并达到降低系统硬件资源,能够快速、高效地实现对GPS C/A码捕获的要求。 本研究是导航研究所承担的国家863课题“利用多径信号提高GNSS接收机性能的新技术研究”中关于接收机信号捕获算法的一部分,对接收机的设计具有一定的参考价值。
上传时间: 2013-07-22
上传用户:user08x