直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
标签: Fraquency Synthesis Digital Direct
上传时间: 2013-08-27
上传用户:wpt
在视频设计中#通常要实现色空间转换#该转换是对后级信号进行处理的基础本文介绍一种RGB色空间到YCrCb色空间转换的电路设计
上传时间: 2013-08-28
上传用户:wendy15
用于频率测量,使用CPLD,单片机可进行测试。
标签: 频率测量
上传时间: 2013-08-28
上传用户:shen_dafa
此代码是我们在单片机来控制CPLD记数,然后读出并转换数据,精度很高,在我们学校的电子设计大赛上还获的了二等奖
上传时间: 2013-08-29
上传用户:chengxin
自己课程设计写的程序,用FPGA控制ADC0809的转换时序来完成模/数转换,然后将转换完的数字信号传递给0832
上传时间: 2013-08-30
上传用户:小宝爱考拉
文档中给出了使用VHDL编写的频率的精确测量方法的代码,同时还有cPLD与e2rom等的接口代码
上传时间: 2013-08-30
上传用户:1318695663
用单片机AT89s52和epm7128设计的频率计
上传时间: 2013-09-01
上传用户:671145514
基于CPLD的二进制码转换为二十进制(BCD)码的电路[1].pdf
上传时间: 2013-09-03
上传用户:rtsm07
数控振荡器的频率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL语言描述,集成在一个模块中,提供VHDL源程序供大家学习和讨论。\r\n
上传时间: 2013-09-04
上传用户:a471778
JTAG CPLD实现源代码,比用简单并口调试器快5倍以上。\r\n以前总觉得简单的并口jtag板速度太慢,特别是调试bootloader的时候,简直难以忍受。最近没什么事情,于是补习了几天vhdl,用cpld实现了一个快速的jtag转换板。cpld用epm7128stc100-15,晶振20兆,tck频率5兆。用sjf2410作测试,以前写50k的文件用时5分钟,现在则是50秒左右。tck的频率还可以加倍,但是不太稳定,而且速度的瓶颈已经不在tck这里,而在通讯上面了。\r\n
上传时间: 2013-09-04
上传用户:LANCE