HSDB4095 RFID 开发板是基于Winbond 单片机W78E365 和EM 可读写模拟前端125K RFID 基站芯片EM4095 的一个RFID 卡的开发板配合上位机软件,可读只读ID 卡(EM4100,EM4102或其兼容卡),可读写EM4469 等EM 低频卡。包括底层源代码,用户可以对源代码进行移植、修改,使用等。用户参照此开发源码可以很快开发出自己的RFID 产品。配合相应的底层软件可读写所有125K 的低频卡,包括EM 125K RFID 和T5557 等 W78E365 简介:标准8051 内核,最高时钟40M。内部64K FLASHROM,1K+256 bytes SRAM,外部64K 地址、数据总线;32 个I/O(其中PLCC 和PQFP 封装有36 个I/O),3 个定时/计数器,5 个PWM 输出,最多8 个外部中断,内部看门狗,ISP 在线编程功能。EM4095 简介: EM4095 是一个可读写的模拟前端125K RFID 基站芯片,100K~150K 载波频率范围,无需外部晶振,外围所需元器件少,易调试的特点。EM4095 几乎可读所有的125K 低频卡,包括EM4100 系列,EM4469 等
上传时间: 2017-02-05
上传用户:gdgzhym
现今阵列应用中,宽带信号的处理越来越多。由同心圆阵组成的多圈圆形阵列在宽带信号处理上有更强的优势。和单圈均匀圆阵相比,同心多圈圆阵的嵌套设计阵列工作频率范围更宽,同时,灵活性增强。
标签: 阵列
上传时间: 2017-04-23
上传用户:独孤求源
MAX7044是基于晶振PLL 的VHF/UHF发射器芯片,在300 MHz~450 MHz频率范围内发射OOK/ASK数据,数据速率达到100 kbps,输出功率+13 dBm(50Ω负载),电源电压+2.1~+3.6 V,电流消耗在2.7 V时仅7.7 mA。工作温度范围一40℃~+125℃,采用3 mm×3 mm SOT23 - 8封装。 MAX7033是一个完全集成的低功耗CMOS超外差接收器芯片,接收频率范围在300 MHz~450 MHz的ASK信号。接收器射频输入信号范围从一114 dBm-0dBm。MAX7033芯片内部包含有LNA、差分镜像抑制混频器、PLL、VCO、10.7 MHz IF限幅放大器、AGC、RSSI、模拟基带数据信号恢复等电路。工作电压+3.3 V或+5.0V,250μs启动时间,低功耗模式电流消耗<3.5μA,工作温度-40℃~+105℃,采用TSSOP-28和薄形QFN-EP* *-32封装。 MAXT044发射器芯片与接收器芯片MAX7033配套,适合汽车遥控、无键进入系统、安防系统、车库门控制、家庭自动化、无线传感器等应用。
上传时间: 2017-05-06
上传用户:cuiyashuo
1、应用C8051F330的10位ADC和片内温度传感器实现一个数字温度计,温度值用数码管显示。 2、应用C8051F330的10位ADC可以测量0~3V范围的2路输入电压,采集结果能够在数码管上轮流显示。 3、应用C8051F330的电流输出型DAC实现一个正弦信号发生器要求输出频率范围1~1KHz。 4、用一位数码管显示输出的数字量。 5、用按键实现系统工作模式的切换和输出信号频率的调整。 6、用发光二极管指示系统的工作模式。
上传时间: 2017-05-06
上传用户:ANRAN
运用MSP430驱动锁相环MB1504的程序,IAR编译。能够实现8—60Mhz频率范围精确锁定,步进为10khz
上传时间: 2017-05-11
上传用户:亚亚娟娟123
本课程设计要求熟悉89s51的原理及使用方法,来设计一个能够测量一定频率范围的智能频率计。
标签: 89s51
上传时间: 2017-05-24
上传用户:songnanhua
用单片机控制锁相环,倍频数由外设键盘输入,输了频率范围0.1KHZ到80KHZ
上传时间: 2013-12-01
上传用户:维子哥哥
本程序演示 :以非利普TEA5767 为核心的,高中频处理,以及立体声解调,高频锁相环为一体的收音程序, 1 支持手动输入频率 频率范围:87。5MHZ - 108。5MHZ 2 自动搜索电台(本程序已经写好,但效果不太理想,有假台) 3 支持电台编号功能(存储电台频率到24C02) 4 支持频率微调 5 支持电台选择
上传时间: 2014-09-05
上传用户:大融融rr
基于DFT的电力系统相量及功率测量新算法之幅值简化算法在频率偏离工频较大的时候所计算得出的幅值误差较大,对于一些电力系统微机装置而言,例如低频低压减载装置,需要在更大的频率范围内精确测量幅值。在幅值简化算法的基础上做了一点改进,使得在45.0~55.0Hz频率下计算得到幅值误差不超过一0.5% ~0.5% .满足了工程应用要求
标签: 幅值算法的工程化改进方法
上传时间: 2015-03-02
上传用户:平凡的足迹
1 系统功能 本系统拟定对频率范围在1~50 kHz左右的TTL电平脉冲序列进行多路延迟处理。各路延迟时间分别由单片机动态设定,最大延迟时间为1 ms,最大分辨率为0.15 ns级。 3 方案实现 系统选用Actel公司的ProASIC3 A3P250芯片实现数字部分。系统时钟由外部50 MHz晶振提供,时钟引脚连接到FPGA的CCC全局时钟引脚上;频率可以通过FPGA内部的PLL实现倍频和分频,设定需要的频率。由于在多路脉冲延迟方案中电路的同步是保证控制正确的条件,所以应该首先为电路提供一个基准脉冲。
标签: FPGA的多路可控脉冲延迟
上传时间: 2015-04-25
上传用户:justgo123