虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

静态

  • 异步电机无速度传感器矢量控制系统研究.rar

    异步电机无速度传感器矢量控制技术提高了交流传动系统的可靠性,降低了系统的实现成本。准确辨识电机转速是实现无速度传感器矢量控制的关键。 本文对无速度传感器矢量控制系统进行了研究,建立了异步电动机无速度传感器电压解耦矢量控制系统和基于模型参考自适应(MRAS)的无速度传感器矢量控制系统。基于MRAS的无速度传感器矢量控制系统利用电动机定子电压方程和电流方程得到电动机转速的模型参考自适应辨识算法,在此基础上建立了一个改进的变参数MRAS速度辨识数学模型,并利用Matlab软件对基于该速度辨识模型的无速度传感器异步电动机矢量控制系统在不同的情况下进行了详细的仿真研究。仿真结果验证了该改进的变参数MRAS速度辨识模型具有令人满意的辨识精度和动态性能。 基于MRAS的转速估算理论从本质上来说属于基于电机理想模型的转速估算方案,该方法依赖于电机参数,而电机参数在电机运动过程中变化很大,因而给出了对电机的一些定、转子参数进行实时辨识方法,以保持系统的动、静态性能。 在传统型模型参考自适应系统基础上,将系统中原有的自适应调节机构用一个具有在线学习能力的人工神经网络取代,提出一种基于神经网络的异步电机转速估计方法,并给出了速度估计器的神经网络结构和学习算法。最后对基于神经网络转速估计的异步电机矢量控制系统进行了仿真,结果表明该系统具有良好的性能。 简单介绍了基于DSP的异步电机无速度传感器矢量控制系统的硬件结构以及软件系统的设计。

    标签: 异步电机 速度传感器 矢量控制

    上传时间: 2013-05-30

    上传用户:hakim

  • 大容量并联电力有源滤波器性能改善控制技术研究.rar

    随着对电能应用高效率的要求,基于电力电子技术的非线性负载等开关设备的应用越来越普遍,这些开关设备造成的谐波成分对电网的污染也越来越严重。这些谐波会影响其它电气设备的正常工作,危及电网安全。电力有源滤波器由于能对频率和幅值都变化的谐波进行跟踪补偿,得到了广泛的研究。 本文是在课题组380V、260kVA纯有源电力滤波器项目方案的论证阶段,为提高大容量单台纯有源滤波器的效率和动、稳态性能而做的分析、设计和仿真验证工作。论文首先介绍了通过LCL滤波器与电网相连的并联电力有源滤波器的主电路结构,进而分析了这种主电路结构在大容量和低开关频率场合对开关纹波衰减的优势。通过比较PI控制和状态反馈控制,选取全状态反馈来达到对系统的稳定控制。 将电网处理为扰动输入,对LCL主电路在静止abc坐标系中进行了建模,然后选取系统闭环期望极点设计了控制系统。为消除电网这个外部输入对指令电流跟踪的影响,引入了电压前馈,并从理论上推导了前馈的具体关系式。之后引入了观测器,并把对电网输入的建模考虑进了观测器,消除了电网输入对状态估计和补偿输出造成的偏差。在电力有源滤波器实际安装时,电网进线和变压器的电感是不确定的,其会加在LCL的网侧电感上,从而使对系统基于状态空间的建模产生偏差,因此文章研究了所设计的控制器对LCL网侧电感变化的适应性。为保证电力有源滤波器的稳态指标,对状态反馈后的系统设计了重复控制器。 最后,基于设计的控制器在MATLAB/Simulink环境下建立了对1MW不控整流负载进行补偿的电力有源滤波器系统模型,进行了仿真;并对动静态性能进行了分析,验证了设计和理论分析的正确性。

    标签: 大容量 并联 电力

    上传时间: 2013-06-20

    上传用户:哇哇哇哇哇

  • 基于嵌入式的远程图像采集传输系统的研究.rar

    图像的采集和传输是实时监控、远程控制、智能小区等诸多领域的关键技术。基于传统:PC的图像采集已成为现实。随着信息技术的迅速发展,嵌入式系统的研究开发成为了后PC时代的一个热点,它被广泛应用于工业现场、信息家电等各行各业。同时,图像的远程采集传输也朝着专业化、多样化和低成本的方向发展。利用嵌入式技术来实现图像的远程采集传输正顺应了时代发展,有较大的实用价值。 本文主要研究了基于嵌入式的远程图像采集传输系统。嵌入式终端采用$3C2410为核心的目标板为硬件平台,采用嵌入式Linux为系统平台。系统通过连接在嵌入式终端的USB摄像头完成静态图像数据采集,并进行图像压缩处理。在图像传输方面,论文设计了两种模式:一种是通过Intemet传输的、基于B/S模式的传输方式。在该模式下,远端客户机通过浏览器访问架设在终端里的嵌入式服务器而获得图像信息。另一种是基于GPRS网络实现远程无线图像传输。终端将采集到的图像数据通过GPRS网络发送到拥有固定Ip的监控服务器上来完成图像远程传输。 本文首先介绍了图像采集传输和嵌入式方面的相关内容,并介绍了本论文所采用的开发平台。为了顺利开发接着构建了开发环境,这里包括U-boot的移植、Linux系统的内核编译和移植、设备驱动模块的加载以及交叉编译环境的建立。在此基础上,利用Vide04Linux的接口函数,用C语言实现了图像原始数据的采集程序,并利用JPEG算法了实现图像压缩。在基于B/S模式的传输方式中,首先利用Boa架设了嵌入式服务器,然后用C语言完成CGI脚本,该脚本将图像嵌入网页并实时更新以实现网页的动态输出。在基于GPRS实现远程无线图像传输方式中,论文详细分析了系统通讯数据流的特征,提出了采用辨识特征字符、数据打包等策略以实现GPRS的网络连接和数据通讯,并且在此基础上用C语言编程实现。同时,在PC(Linux)上用Socket编程实现了监控服务器软件,该软件用以接收图像数据和控制嵌入式终端的系统状态。最后,论文分析比较了两种传输方式的区别和优缺点。试验证明,采用两种方式都能成功实现图像的远程采集传输,并且试验效果较好。

    标签: 嵌入式 远程图像

    上传时间: 2013-05-17

    上传用户:squershop

  • 本质安全型单端反激变换器的分析与设计.rar

    应用于煤矿、石化等易燃易爆环境的电子设备必须满足防爆的要求,本质安全型是最佳的防爆形式。本质安全型开关电源具有重量轻、体积小、制造工艺简单、成本低、安全性能高等优点,因而具有广阔的发展前景。单端反激变换器是开关变换器的一种基本的拓扑结构,在实际中应用比较广泛,因此对单端反激变换器进行本质安全特性分析是本质安全开关电源设计的重要基础。本质安全型开关变换器的设计,主要是对变换器中的储能元件进行设计,即变换器中的电感和输出滤波电容进行设计。 本文对变换器的静态特性进行了深入分析,指出反激变换器存在三种工作模式:CISM-CCM、IISM-CCM和DCM:得出了变换器工作在整个动态范围内的最大输出纹波电压、最大电感电流和最大输出短路释放能量。对单端反激变换器的本质安全特性进行了分析,得出输出本质安全型单端反激变换器的非爆炸判断方法,并通过安全火花试验装置对变换器进行爆炸性试验,验证了输出本安判据的正确性。得出输出本质安全型单端反激变换器的设计方法,以同时满足输出纹波电压和输出本安要求作为约束条件,得到了本质安全型单端反激变换器电感、电容参数的设计范围。给出了具体实例,并进行仿真和试验研究,仿真和实验结果验证了理论分析的正确性和设计方法的可行性。

    标签: 本质安全 单端反激

    上传时间: 2013-06-25

    上传用户:水中浮云

  • 液晶显示器控制系统研究与设计.rar

    现代社会,以计算机技术为核心的信息技术迅速发展,信息容量呈爆炸式的增长,人们获得的信息的途径也越来越多,这其中人类获得的视觉信息很大部分是从各种各样的电子显示器件上获得的,随着微电子技术和材料工业的进步,图像显示技术飞速发展,出现了多种新型显示器,其中一些在显示品质上已经接近或者超过了传统的阴极射线管显示器(CRT),同时这些显示器件满足设备了小型化和低功耗的要求。 经过二十多年的研究、竞争和发展,平板显示器件尤其是液晶显示器件(LCD)已经脱颖而出大规模的进入市场,成为新世纪显示器件的主流。其中TFT-LCD是目前唯一在亮度、对比度、功耗、寿命、体积和重量等综合性能上全面赶上和超过CRT的平板显示显示器件。它的性能优良、大规模生产特性好,自动化程度高,原材料成本低廉,发展空间广阔,迅速成为新世纪的主流产品,是21世纪全球经济增长的一个亮点。 本论文在深入理解了LCD显示机理,尤其是TFT-LCD的显示驱动原理的基础上,利用纬视晶公司提供的TFT液晶模块,以嵌入式目前比较常用的FPGA系列芯片中的EP1C6Q240C6为核心设计制作出了由单片机(MCU)+可编程逻辑器件(FPGA-FieldProgrammableGateArray)+SRAM的液晶显示控制系统。文章阐述了该控制系统从硬件选型,到系统模块硬件电路设计以及系统软件设计的整个过程。该控制系统的功能模块主要包括:电源模块、可编程逻辑器件模块、微处理器模块、静态RAM模块以及触摸屏控制模块。其中微控制器模块采用C语言编程,实现对液晶屏得数据传以及其它控制功能,可编程逻辑器件(FPGA)模块采用VHDL语言编程,实现对屏的时序控制,最终实现对液晶屏图像显示的控制。最后通过对使用该控制板点亮的液晶屏进行光学测试验证了这种设计方案的可靠型和稳定性。 本设计具有较大的实用价值,可为以后液晶屏控制系统的研制提供参考。

    标签: 液晶 显示器控制 系统研究

    上传时间: 2013-07-22

    上传用户:s蓝莓汁

  • 基于先进控制方法的永磁同步电机性能优化.rar

    在实际应用中,对永磁同步电机控制精度的要求越来越高。尤其是在机器人、航空航天、精密电子仪器等对电机性能要求较高的领域,系统的快速性、稳定性和鲁棒性能好坏成为决定永磁同步电机性能优劣的重要指标。传统电机系统通常采用PID控制,其本质上是一种线性控制,若被控对象具有非线性特性或有参变量发生变化,会使得线性常参数的PID控制器无法保持设计时的性能指标;在确定PID参数的过程中,参数整定值是具有一定局域性的优化值,并不是全局最优值。实际电机系统具有非线性、参数时变及建模过程复杂等特点,因此常规PID控制难以从根本上解决动态品质与稳态精度的矛盾。永磁同步电机是典型的多变量、参数时变的非线性控制对象。先进控制方法(诸如智能控制、优化算法等)研究应用的发展与深入,为控制复杂的永磁同步电机系统开辟了崭新的途径。由于先进控制方法摆脱了对控制对象模型的依赖,能够在处理不精确性和不确定性问题中有可处理性、鲁棒性,因而将其引入永磁同步电机控制已成为一个必然的趋势。本文根据系统实现目标的不同,选取相应的先进控制方法,并与PID控制相结合,对永磁同步电机各方面性能进行有针对性的优化,最终使其控制精度得到显著的提高。为达到对永磁同步电机进行性能优化的研究目的,文中首先探讨了正弦波永磁同步电机和方波永磁同步电机的运行特点及控制机理,通过建立数学模型,对相应的控制系统进行了整体分析。针对永磁同步电机非线性、强耦合的特点,设计了矢量控制方式下的永磁同步电机闭环反馈控制系统。结合常规PID控制,将模糊控制、遗传算法、神经网络和人工免疫等多种先进控制方法应用于永磁同步电机调速系统、伺服系统和同步传动系统的控制器设计中,以满足不同控制系统对电机动、静态性能的要求以及对调速性能或跟随性能的侧重。实验结果表明,采用先进控制方法的永磁同步电机具有较好的动态性能、抗扰动能力以及较强的鲁棒性能;与传统PID控制相比,系统的控制精度得到了明显提高。研究结果验证了先进控制方法应用于永磁同步电机性能优化的有效性和实用性。

    标签: 先进控制 永磁同步电机 性能优化

    上传时间: 2013-04-24

    上传用户:shinesyh

  • 基于ARM9无线图像采集系统的研究与开发.rar

    上海交通大学工程硕士学位论文 本文首先对视频监控系统的现状做了简单分析, 并介绍了本系统 中主要涉及到的相关技术,包括嵌入式技术、图像压缩技术、视频压 缩技术和移动数据通信技术。具备了一定的理论基础后,提出本系统 的总体设计方案,明确需要实现的目标功能。然后,围绕目标方案详 细介绍了具体实现方法,包括硬件总体结构、嵌入式 Linux的移植、 USB 摄像头驱动移植、Video4Linux 编程方法、网络传输模块的开发、 流媒体系统建立、WAP 程序的开发等。最后给出了在现网测试环境中 调测结果。 本系统通过嵌入式芯片实现静态图像及视频的采集、编码,并将 采集压缩编码后的数据传送到视频中心服务器, 在2G/3G 移动终端中 以 WAP 或流媒体客户端方式直接查看远程图像。 系统最大的特点是采 用了分布式架构的 C/S(采集端至视频中心服务器)和 B/S(WAP 服 务器至移动终端)结构便于系统的动态扩展;同时也借助了 WAP 技术 实现了传统视频监控的无线化。

    标签: ARM9 无线图像 采集系统

    上传时间: 2013-07-05

    上传用户:cuibaigao

  • 基于FPGA的DDS信号源设计.rar

    作为电子类专业学生,实验是提高学生对所学知识的印象以及发现问题和解决问题的能力,增加学生动手能力的必须环节。本设计的目的就是开发一套满足学生实验需求的信号源,基于此目的本信号源并不需要突出的性能,但经济上要求低成本,同时要求操作简单,能够输出多种波形,并且利于学生在此平台上认识信号源原理,同时方便在此平台上进行拓展开发。 设计中运用虚拟仪器技术将计算机屏幕作为仪器面板,采用EPP接口,同时在FPGA上开发控制电路,为后续开发留下了空间,同时节省了成本。本设计采用地址线16位,数据线12位的静态RAM作为信号源的波形存储器,后端采用两种滤波类型对需要滤波的信号进行滤波。启动信号时软件需要先将波形数据预存在存储器中便于调用,最后得到的结果基本满足教学实验的需求。 本文结构上首先介绍了直接采用DDS芯片制作信号源的利弊,及作者采用这种设计的初衷,然后介绍了信号源的整体结构,总体模块。以下章节首先介绍FPGA内部设计,包括总体结构和几大部分模块,包括:时钟产生电路,相位累加器,数据输入控制电路,滤波器控制电路,信号源启动控制电路。 然后介绍了其他模块的设计,包括存储器选择,幅度控制电路的设计以及滤波器电路的设计,本设计的幅度控制采用两级DA级联,以及后端电阻分压网络调节的方式进行设计,提高了幅度调节的范围。对于滤波器的设计,依据不同的信号频率,分成了4个部分,对于500K以下的信号采用的是二阶巴特沃斯有源低通滤波,对于500K以上至5M以下信号采用的五阶RC低通滤波器。 在软件设计部分,分成两个部分,对于底层驱动程序采用以Labwindows/CVI为平台进行开发,利用其编译和执行速度快,并且和LabVIEW能够很好连接的特性。对于上层控制软件,采用以LabVIEW为平台进行开发,充分利用其图化设计,易于扩展。 论文最后对所做工作进行了总结,提出了进一步改进的方向。

    标签: FPGA DDS 信号源

    上传时间: 2013-04-24

    上传用户:afeiafei309

  • 基于FPGA的RS255,223编解码器的高速并行实现.rar

    随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能强,不但可以纠正随机差错,而且对突发错误的纠错能力也很强,被广泛应用在数字通信、数据存储系统中,以满足对数据传输通道可靠性的要求。因此设计一款高性能的RS编解码器不但具有很大的应用意义,而且具有相当大的经济价值。 本文首先介绍了线形分组码及其子码循环码、BCH码的基础理论知识,重点介绍了BCH码的重要分支RS码的常用编解码算法。由于其算法在有限域上进行,接着介绍了有限域的有关理论。基于RS码传统的单倍结构,本文提出了一种八倍并行编码及九倍并行解码方案,并用Verilog HDL语言实现。其中编码器基于传统的线性反馈移位寄存器除法电路并进行八倍并行扩展,译码器关键方程求解模块基于修正的欧几里德算法设计了一种便于硬件实现的脉动关键方程求解结构,其他模块均采用九倍并行实现。由于进行了超前运算、流水线及并行处理,使编解码的数据吞吐量大为提高,同时延时更小。 本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL代码经过modelsim仿真验证,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上进行综合验证以及静态时序分析,综合软件为QUATURSⅡ V8.0。验证及测试表明,本设计在满足编解码基本功能的基础上,能够实现数据的高吞吐量和低延时传输,达到性能指标要求。本论文在基于FPGA的RS(255,223)编解码器的高速并行实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

    标签: FPGA 255 223

    上传时间: 2013-04-24

    上传用户:思琦琦

  • 基于FPGA的小型CPU中通信协议的研究及IPCore的开发.rar

    FPGA作为新一代集成电路的出现,引起了数字电路设计的巨大变革。随着FPGA工艺的不断更新与改善,越来越多的用户与设计公司开始使用FPGA进行系统开发,因此,PFAG的市场需求也越来越高,从而使得FPGA的集成电路板的工艺发展也越来越先进,在如此良性循环下,不久的将来,FPGA可以主领集成电路设计领域。正是由于FPGA有着如此巨大的发展前景与市场吸引力,因此,本文采用FPGA作为电路设计的首选。 @@ 随着FPGA的开发技术日趋简单化、软件化,从面向硬件语言的VHDL、VerilogHDL设计语言,到现在面向对象的System Verilog、SystemC设计语言,硬件设计语言开始向高级语言发展。作为一个软件设计人员,会很容易接受面向对象的语言。现在软件的设计中,算法处理的瓶颈就是速度的问题,如果采用专用的硬件电路,可以解决这个问题,本文在第一章第二节详细介绍了软硬结合的开发优势。另外,在第一章中还介绍了知识产权核心(IP Core)的发展与前景,特别是IP Core中软核的设计与开发,许多FGPA的开发公司开始争夺软核的开发市场。 @@ 数字电路设计中最长遇到的就是通信的问题,而每一种通信方式都有自己的协议规范。在CPU的设计中,由于需要高速的处理速度,因此其内部都是用并行总线进行通信,但是由于集成电路资源的问题,不可能所有的外部设备都要用并行总线进行通信,因此其外部通信就需要进行串行传输。又因为需要连接的外部设备的不同,因此就需要使用不同的串行通信接口。本文主要介绍了小型CPU中常用的三种通信协议,那就是SPI、I2C、UART。除了分别论述了各自的通信原理外,本文还特别介绍了一个小型CPU的内部构造,以及这三个通信协议在CPU中所处的位置。 @@ 在硬件的设计开发中,由于集成电路本身的特殊性,其开发流程也相对的复杂。本文由于篇幅的问题,只对总的开发流程作了简要的介绍,并且将其中最复杂但是又很重要的静态时序分析进行了详细的论述。在通信协议的开发中,需要注意接口的设计、时序的分析、验证环境的搭建等,因此,本文以SPI数据通信协议的设计作为一个开发范例,从协议功能的研究到最后的验证测试,将FPGA 的开发流程与关键技术等以实例的方式进行了详细的论述。在SPI通信协议的开发中,不仅对协议进行了详细的功能分析,而且对架构中的每个模块的设计都进行了详细的论述。@@关键词:FPGA;SPI;I2C;UART;静态时序分析;验证环境

    标签: IPCore FPGA CPU

    上传时间: 2013-04-24

    上传用户:vvbvvb123