分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太...
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太...
本文分析了智能机器人仿真系统的功能结构,设计用户交互界面和功能模块,开发用于路径规划!编队问题研究的机器人仿真软件,并对本文中提出的路径规划中的算法和队列控制算法进行了仿真验证....
此程序是自抗扰控制器设计的原程序,不过是调节模块驱动的程序,就缺少液晶显示和键盘扫描,以用过,没问题...
PIC单片机与基于HD44780液晶显示模块接口的设计...
GPRS模块驱动程序 此设计采用BENQ的M22GPRS模块和AT89S52,包括发送,显示,接收等功能程序...
基于VHDL高级综合的水下航行器自控系统集成设计研究,资料详尽,有全套源码,绝对真实!...
CPLD/FPGA常用模块与综合系统设计实例光盘程序...
MC35i 是一款双频900/1800MHZ高度集成的GSM模块。...
并行转串行的VHDL描述:基于FPGA的SPI发送模块的设计...
摘 要: 数字密码锁主要完成上锁、密码输入、密码核对、开启电锁、密码修改等功能.数字密码锁的设计电路主要包括 11 个模块 ,各模块由相应的 VHDL 程序具体实现并分别进行了 MAX + PLUS ...