《DSP集成开发环境CCS开发指南》教材,简体中文.part1
上传时间: 2013-11-23
上传用户:破晓sunshine
CCS工作在Windows操作系统下,类似于VC++的集成开发环境,采用图形接口界面,有编辑工具和工程管理工具。它将汇编器、链接器、C/C++编译器、建库工具等集成在一个统一的开发平台中。
上传时间: 2013-10-08
上传用户:阿四AIR
摘 要: 针对三峡水轮机叶片坑内移动式修焊机器人的作业过程测控问题, 研制了一种基于双数字信号处理器的嵌入式视觉反馈控制系统。 采用功能单元模块化设计思想和叠层积木式装配结构, 该系统将基于TM S320DM 642 的图像采集与处理、 基于TM S320L F2812 的运动控制与参数调整、 数字视频输入、 模拟视频输入、 模拟视频输出、 数字视频输出、 电源变换等功能模块集成在170mm×57mm×40mm 的空间尺寸内。该系统可以安装在移动式修复机器人上、 脱离工控机独立工作, 适用于M IG、T IG、CO 2 等多种焊接工艺方法的过程监控、 焊缝跟踪和焊缝成形实时控制。 关键词: 移动式修焊机器人; 双数字信号处理器嵌入式系统; 视觉反馈控制
上传时间: 2013-10-08
上传用户:xinhaoshan2016
Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。 UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。 UltraScale架构的突破包括: • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50% • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量 • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈 • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代 • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽 • 显著增强DSP与包处理性能 赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。
标签: UltraScale Xilinx 架构
上传时间: 2013-11-17
上传用户:皇族传媒
WP369可扩展式处理平台-各种嵌入式系统的理想解决方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
上传时间: 2013-10-22
上传用户:685
赛灵思的新型可扩展式处理平台架构可为开发人员提供无与伦比的系统性能、灵活性、可扩展性和集成度,并为降低系统功耗、成本和缩小尺寸进行了精心优化。 可扩展式处理平台基于 ARM 的双核 Cortex™-A9MPCore 处理器以及赛灵思的 28nm 可编程逻辑之上,采用以处理器为核心的设计方案,并能定义通过标准设计方法实施的综合处理器系统。这种方案可为软件开发人员在功能齐备且强大的优化型低成本低功耗处理平台上提供熟悉的编程环境。
上传时间: 2013-11-20
上传用户:杏帘在望
针对固定码长Turbo码适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器的FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码性能和系统时延。方案采用“自顶向下”的设计思想和“自底而上”的实现方法,对 Turbo编译码系统模块化设计后优化统一,经时序仿真验证后下载配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。测试结果表明,系统运行稳健可靠,并具有良好的移植性;集成化一体设计,为LTE标准下Turbo码 ASIC的开发提供了参考。
上传时间: 2013-10-28
上传用户:d815185728
采用集成了以太网控制器的PIC18F97J60高性能单片机,提出并实现了一种新型的集成以太网接口的压力检测仪表。根据PIC18F97J60单片机的特点和工作原理,设计了压力传感器信号调理电路、Butterworth低通滤波器电路和以太网接口电路,开发了基于以太网协议栈的应用程序。实际使用表明,该压力检测仪表可以直接接入以太网,实现了兼容TCP/IP协议和UDP协议两种报文格式的压力检测数据实时在线读取与网络传输功能。
上传时间: 2014-05-25
上传用户:familiarsmile
长期演进技术(LTE)是新一代无线移动通信系统核心技术,如何不断地完善和增强LTE系统的功能成为当前的研究热点之一。相对于LTE系统的开发,测试更是必不可少的阶段。在完成LTE系统网络层层三的协议开发后,利用有限的设备资源及仿真工具,搭建一个小规模系统集成测试平台以检验代码中的漏洞和缺陷,从而对于提高LTE的系统性能和完善LTE系统的功能具有重要的意义。
上传时间: 2013-11-02
上传用户:realabc
发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环。接收部分以超大规模AM/FM立体声收音集成芯片CXA1238S为主体
上传时间: 2014-01-01
上传用户:ouyang426