虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

锁相环PLL中的PFD功能实现

  • 锁相环在频率调制与解调电路中的应用

    锁相环在频率调制与解调电路中的应用,打开后是pdf格式

    标签: 锁相环 调制与解调 电路 中的应用

    上传时间: 2017-02-02

    上传用户:wendy15

  • 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比

    数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。

    标签: DPLL PLL 数字锁相环 数字通信

    上传时间: 2013-12-18

    上传用户:libenshu01

  • 这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。

    这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。

    标签: PLL 电子 系统设计师 锁相环

    上传时间: 2013-12-24

    上传用户:colinal

  • 小波变换在感应加热电源锁相环中的应用研究

    小波变换在感应加热电源锁相环中的应用研究

    标签: 小波变换 中的应用 感应加热电源 锁相环

    上传时间: 2013-12-19

    上传用户:sclyutian

  • 基于matlab的锁相环(PLL)仿真源代码

    基于matlab的锁相环(PLL)仿真源代码

    标签: matlab PLL 锁相环 仿真

    上传时间: 2017-07-08

    上传用户:13517191407

  • PLL锁相环

    PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时钟信号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反馈技术。 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。一般的晶振由于工艺与成本原因,做不到很高的频率,而在需要高频应用时,由相应的器件VCO,实现转成高频,但并不稳定,故利用锁相环路就可以实现稳定且高频的时钟信号。

    标签: PLL 锁相环

    上传时间: 2021-07-23

    上传用户:紫阳帝尊

  • 基于DSP28335的软件锁相环及其在PWM整流器中的应用

    该文档为基于DSP28335的软件锁相环及其在PWM整流器中的应用概述文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: dsp28335 pwm 整流器

    上传时间: 2022-01-06

    上传用户:

  • 锁相环中鉴相器的设计与仿真

    该文档为锁相环中鉴相器的设计与仿真总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: 锁相环 鉴相器

    上传时间: 2022-04-01

    上传用户:aben

  • 应用于十万门FPGA的全数字锁相环设计

    在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时,减小时钟偏差,本文设计了内置于FPGA芯片中的延迟锁相环,采用一种全数字的电路结构,将传统DLL中的用模拟方式实现的环路滤波器和压控延迟链改进为数字方式实现的时钟延迟测量电路,和延时补偿调整电路,配合特定的控制逻辑电路,完成时钟延时补偿。在输入时钟频率不变的情况下,只需一次调节过程即可完成输入输出时钟的同步,锁定时间较短,噪声不会积累,抗干扰性好。 在Smic0.18um工艺下,设计出的时钟延时补偿电路工作频率范围从25MHz到300MHz,最大抖动时间为35ps,锁定时间为13个输入时钟周期。另外,完成了时钟相移电路的设计,实现可编程相移,为用户提供与输入时钟同频的相位差为90度,180度,270度的相移时钟;时钟占空比调节电路的设计,实现可编程占空比,可以提供占空比为50/50的时钟信号;时钟分频电路的设计,实现频率分频,提供1.5,2,2.5,3,4,5,8,16分频时钟。

    标签: FPGA 应用于 全数字 锁相环

    上传时间: 2013-07-06

    上传用户:LouieWu

  • 基于FPGA的全数字锁相环的设计

    随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一...

    标签: FPGA 全数字 锁相环

    上传时间: 2013-06-09

    上传用户:mosliu