这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。
资源简介:这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。
上传时间: 2013-12-24
上传用户:colinal
资源简介:这个程序是matlab用来来对锁相环(PLL)进行仿真的,这样的选择基于多方面的考虑
上传时间: 2013-12-18
上传用户:cooran
资源简介:国外一篇很好的数字锁相环(PLL)设计文档(解压后PLL.pdf),不可不看呦!
上传时间: 2016-08-10
上传用户:dengzb84
资源简介:使用改进的COSTAS环实现锁相环(PLL),应用于高动态的数字化接收系统
上传时间: 2014-01-05
上传用户:Andy123456
资源简介:基于matlab的锁相环(PLL)仿真源代码
上传时间: 2017-07-08
上传用户:13517191407
资源简介:模拟锁相环(aPLL)的一些simulink模型
上传时间: 2017-08-19
上传用户:dreamboy36
资源简介:这篇指导资料的目的是介绍OSWorkflow的所有概念,指导你如何使用它,并且保证你逐步理解OSWorkflow的关键内容。 本指导资料假定你已经部署OSWorkflow的范例应用在你的container上。范例应用部署是使用基于内存的数据存储,这样你不需要担心如何配置其他持久...
上传时间: 2014-12-07
上传用户:huql11633
资源简介:TERAWINS T302B数码相框方案,T302B是一多功能合一、高集成度、高性价比的数码相框(DPF)SoC解决方案。
上传时间: 2016-04-07
上传用户:WMC_geophy
资源简介:全数字锁相环(adPLL)的部分源程序代码,是其中最重要的部分。
上传时间: 2017-09-03
上传用户:liansi
资源简介:4046锁相环功率超声电源的频率跟踪电路 值得参考
上传时间: 2013-10-08
上传用户:bhqrd30
资源简介:结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活...
上传时间: 2013-11-12
上传用户:jiwy
资源简介:为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为...
上传时间: 2014-12-28
上传用户:assef
资源简介:用VHDL写的数字锁相环程序 PLL.vhd为源文件 PLLTB.vhd为testbench
上传时间: 2014-01-20
上传用户:zwei41
资源简介:小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频...
上传时间: 2017-01-04
上传用户:498732662
资源简介:本论文是依托“985”工程超宽带全中频比幅比相测向系统研制项目,在原有经典雷达接收机系统设计方案的基础上,结合测向系统的工作原理和测向要求,采用四通道一次变频超外差设计方案,基于MC和MMC器件分模块设计了一个雷达接收机,并对该接收机的频率源进行了...
上传时间: 2022-03-29
上传用户:slq1234567890
资源简介:随着微电子技术的发展,可编程逻辑器件取得了迅速的发展,其功能日益强大,FPGA内部可用逻辑资源飞速增长,近来推出的FPGA都针对数字信号处理的特点做了特定设计,集成了存储器、锁相环(PLL)、硬件乘法器、DSP模块等,通过使用各个公司提供的FPGA开发软件使...
上传时间: 2013-07-16
上传用户:xiaowei314
资源简介:随着微电子技术的发展,可编程逻辑器件取得了迅速的发展,其功能日益强大,FPGA内部可用逻辑资源飞速增长,近来推出的FPGA都针对数字信号处理的特点做了特定设计,集成了存储器、锁相环(PLL)、硬件乘法器、DSP模块等,通过使用各个公司提供的FPGA开发软件使...
上传时间: 2013-07-22
上传用户:Divine
资源简介:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致,...
上传时间: 2013-12-31
上传用户:hphh
资源简介:本文以感应加热电源为研究对象,阐述了感应加热电源的基本原理及其发展趋势。对感应加热电源常用的两种拓扑结构-电流型逆变器和电压型逆变器做了比较分析,并分析了感应加热电源的各种调功方式。在对比几种功率调节方式的基础上,得出在整流侧调功有利于高频...
上传时间: 2022-06-22
上传用户:
资源简介:本资源为2015全国电设E题报告——基于锁相环的简易频谱仪内含原理分析方案对比及原理图,下面是本资源的部分内容:本系统采用MSP430F5529为主控器件,采用锁相环频率合成芯片ADF4110、三阶RC低通滤波器和压控振荡芯片MAX2606实现稳定的本振源,产生本征频率在...
上传时间: 2022-07-05
上传用户:
资源简介:叙述了锁相环的应用及其结构特点, 较详细地介绍了锁相集成电路CD4046的结构特点和应用。
上传时间: 2013-10-27
上传用户:gxm2052
资源简介:基于ti公司6713dsp的数字锁相环,运行环境为ccs3.1。希望有所帮助。
上传时间: 2015-10-04
上传用户:ma1301115706
资源简介:FPGA中实现基于查找表方式(LUT)的DDS实现,可用在数字下变频和COSTAS锁相环中,Verilog编写,本人已经调通
上传时间: 2013-12-09
上传用户:lanjisu111
资源简介:H9200是一款商品防盗EAS主板,用于商场、服装,超市等场所的防盗产品,本产品采进了先进的数字检波技术,自动增益控制技术(AGC技术),锁相环(PLL)等技术,与以同类产EAS产品相比,有性价比高,误报率低,检测率高,反应速度快,结构更加合理,性能更加稳定...
上传时间: 2017-06-29
上传用户:helmos
资源简介:本文以超音频串联谐振式感应加热电源为研究对象,应用锁相环和PID技术,采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)联合控制的数字化技术实现感应加热电源的频率跟踪和0~1800自由移相调功,为感应加热电源系统的数字化、信息化、柔性化、智能化控...
上传时间: 2022-06-19
上传用户:20125101110
资源简介:目前以IGBT为开关器件的串联谐振感应加热电源在大功率和高频下的研究是一个热点和难点,为弥补采用模拟电路搭建而成的控制系统的不足,对感应加热电源数字化控制研究是必然趋势。本文以串联谐振型感应加热电源为研究对象,采用T公司的TMS320F2812为控制芯片实...
上传时间: 2022-06-20
上传用户:
资源简介:锁相环(PLL)simulink仿真,加深对PLL的理解
上传时间: 2013-12-21
上传用户:chenlong
资源简介:随机遍量的产生程序说明: 1 功能:该程序目的是要能够产生包括均匀分布,指数分布,瑞利分布和正态分布的随机变量。本人制作的应用程序可以方便地实现上述功能(暂定点数<10000,如有特殊要求,可以方便调整)。本应用程序将产生之数据存在用户指定的文本文...
上传时间: 2013-12-30
上传用户:王楚楚
资源简介:Haskell 中文教程1-3章(flw译) 纯粹的函数型编程语言。以著名逻辑学家 Haskell B. Curry 的名字命名。 最初的目的是想要设计出满足下面这些要求的语言: 1,它必须能够适合教学、研究、应用开发,包括一些大系统的构造。 2,它必须能够使用形式语言来准确...
上传时间: 2014-01-10
上传用户:685
资源简介:引言 1.1 编写目的 编写本测试计划的目的是为整个测试阶段的管理工作和技术工作提供指南;同时确定测试的内容和范围,为评价系统提供依据;此外还帮助用户安排测试活动,说明对设备器材和机构人员的资源需求;说明测试结果的评价指标。 1.2 背景 说明本测...
上传时间: 2013-12-10
上传用户:顶得柱