分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太...
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太...
介绍了锁相环PLL的实现原理,可以为VHDL实现PLL提供参考。...
关于在FPGA或CPLD锁相环PLL原理与应用,介绍用FPGA的分频技术....
锁相技术相关专辑 38册 209M最全面最权威的锁相环PLL原理与应用资料.rar...
锁相环PLL原理与应用教程,讲的通俗易懂...
锁相环PLL原理及应用,请需要的朋友下载...
锁相环捕捉过程的定性分析 ppt...
锁相环捕捉过程的定性分析 ppt...
专辑类-数字处理及显示技术专辑-106册-9138M 锁相环捕捉过程的定性分析-26页-0.9M-ppt.ppt...
XS128之锁相环PLL...