一种采用Altera Cyclone Ⅲ FPGA将标准清晰度电视(SDTV)转换成高清晰度电视(HDTV)的方法.用图像插值技术,充分利用了原始图像,实现视频格式水平方向上行内像素点的增加及垂直方向上行数的提升,满足高清晰度电视格式的标准输出.整个上变换模块的复杂度低,易于硬件实现,完成了专用格式转换芯片的功能,在工程应用中有利于提高系统的集成度和灵活性.
上传时间: 2013-11-22
上传用户:lansedeyuntkn
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-03
上传用户:王小奇
针对高校实验教学的现状以及存在的问题,提出了基于Struts的网络实验教学平台。设计这样一个教学平台其主要目的也是在帮助学生完成对知识的建构,同时也必需要考虑相应的教学目标以及教学策略的运用。该平台采用C/S局域网,把实验教学系统放在服务器端,让学生通过浏览器来访问,软件使用MVC模式。平台整合了现有的实验资源,通过实验预约排课等模块辅助实验室管理员的日常管理工作,帮助实验教学顺利有效的开展,实现学生的个性化学习,实现以人为本的教育理念;同时促进了教育信息化的发展,有利于培养学生的综合素质。
上传时间: 2013-11-10
上传用户:zczc
策略路由是网络优化的常用方法。利用DynamipsGUI搭建网络环境,配置路由策略,模拟了报文大小分别为60、500和1800三种数据报文从路由器转发时,路由器根据路由策略将数据报文从不同路径转发的过程,实验结果与设计完全一致。
标签: DynamipsGUI 网络 实验 路由优化
上传时间: 2013-10-16
上传用户:europa_lin
为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700~800 MHz的宽带频率合成器,实验结果表明该频率合成器扫描模式Δf=1 MHz锁定时间不超过20 μs,跳频模式Δf=50 MHz的定时间不超过30 μs,近端杂散抑制度优于-50 dBc。
上传时间: 2014-12-28
上传用户:assef
关于信号与系统实验的
上传时间: 2013-10-27
上传用户:fengzimili
目前在计算机网络实验教学中往往只进行设备配置与管理,使得学生对于协议机制和性能分析没有较好的理解。构建基于NS2仿真软件的TCP协议的实验,在软件中对TCP协议的慢启动、窗口机制以及拥塞控制进行仿真分析。实践表明,在网络实验教学中使用NS2有利于学生更加直观地理解网络协议的实现原理,能得到较好的实验教学效果。
上传时间: 2013-11-22
上传用户:xuanchangri
介绍了一种新颖的相控阵天线实验系统。首先给出了系统的组成和设计原理,然后介绍了系统的软件实现过程以及多用户教学功能的实现。所设计的实验系统实现了相控阵天线设计教学过程,具有操作简单、实验真实直观等特点,取得良好效果。
上传时间: 2013-11-23
上传用户:a6697238
通信实验指导书
上传时间: 2013-11-11
上传用户:谁偷了我的麦兜
NE602单片频率转换器
上传时间: 2013-11-08
上传用户:wivai