一个hex文件转化为jed文件的小东东,很方便好用的哦,好好享用吧
上传时间: 2015-04-03
上传用户:569342831
DDR控制器的VHDL源代码.采用FPGA实现DDR接口控制器,适用于Altera的FPGA,最高频率可到100M
上传时间: 2014-12-02
上传用户:bcjtao
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2013-12-31
上传用户:hphh
这是一个用AT89C51制作的2.4G频率计的源程序
上传时间: 2015-04-05
上传用户:chfanjiang
此程序完成功200HZ的固定频率,稳定性很高,波形失真度小,如果要想产生固定频率,这个程序是最好的选择!
上传时间: 2014-07-05
上传用户:daguda
三相异步电机无速度传感器直接转矩控制系统
上传时间: 2014-01-23
上传用户:拔丝土豆
程序用VHDL实现: 利用一秒定时测量频率 并且显示,范围0~
上传时间: 2015-04-06
上传用户:sxdtlqqjl
程序用VHDL实现: 频率合成,DDS 主要调用LPM
上传时间: 2015-04-06
上传用户:电子世界
结构应力计算(转贴)有限单元法基本原理和数值方法》一书的源程序
上传时间: 2015-04-06
上传用户:yuanyuan123
已知一个LTI系统的差分方程为: y[n]-1.143*y[n-1]+0.4128*y[n-2]=0.0675*x[n]+0.1349*x[n-1]+0.0675*x[n-2] 初始条件y(-1)=1,y(-2)=2,输入x(n)=u(n),计算系统的零输入响应
标签: 0.0675 0.4128 0.1349 1.143
上传时间: 2013-11-27
上传用户:zhengzg