汽车防盗器控制器源码,采用电力载波方式,后端通过一个锁相环解调。
上传时间: 2016-08-10
上传用户:caiiicc
基因算法,用VC++或MATLAB,java等工具设计一程序计算任一个随机产生的DNA基因表达式的有效长度和值 设随机产生的基因表达式为: + Q - / b * b a Q b a a b a a b b a a a b
上传时间: 2014-01-09
上传用户:aa54
函数再现机构设计 试设计一曲柄摇杆机构,再现函数 要求: 输入构件的转角范围180°,输出构件摆角范围30°,即: 当输入构件从a转至a+90时,输出构件从b转至b+30 当输入构件从a+90转至a+180时,输出构件从b+30转至b
上传时间: 2013-12-17
上传用户:英雄
KX_DVP3F型FPGA应用板/开发板(全套)包括: CycloneII系列FPGA EP2C8Q208C8 40万们,含20M-270MHz锁相环2个。 RS232串行接口;VGA视频口 高速SRAM 512KB。可用于语音处理,NiosII运行等。 配置Flash EPCS2, 10万次烧写周期 。 isp单片机T89S8253:MCS51兼容单片机,12KB在系统可编程Flash ROM,10万次烧 写周期;2KB在系统可编程EEPROM,10万次烧写周期;2.7V-5.5V工作电压;0-24MHz 工作时钟; 2数码管显示器、20MHz时钟源(可通过FPGA中的锁相环倍频); 液晶显示屏(20字X4行); 工作电源5V、3.3V、1.2V混合电压源,良好电磁兼容性主板。 配套示例程序、资料、编程软件光盘等。 4X4键盘,4普通按键,8可锁按键,8发光管 BlasterMV编程下载器和并口通信线,可完成FPGA编程下载和isp单片机的编程。KX_DV3F开发板的源程序
标签: FPGA CycloneII KX_DVP 61592
上传时间: 2014-01-08
上传用户:aa17807091
实现dds功能,利用quartus软件, 子模块包括加法器,锁相环,date-rom 利用原图将各模块综合,利用ps2键盘控制频率及相位。
标签: dds
上传时间: 2014-08-10
上传用户:myworkpost
GPS的matlab程序,用于对产生的ca码进行移位,用在锁相环跟踪中对ca码调增
上传时间: 2016-10-13
上传用户:ggwz258
(1) 设计算法并编制程序,进行调试。 (2) 用调试好的程序解决如下问题: 计算 的近似值,取精度为 步骤一、先编制计算函数值的程序; 步骤二、执行编制好的Romberg算法,输出T。 (3)用Romberg算法和复合Simpson公式分别计算 的近似值, 其中b分别取为b=0.1, 0.3, 0.5, 0.7, 0.9
上传时间: 2014-12-03
上传用户:四只眼
Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz 本程序主要包括以下功能: 1.设置锁相环和总线频率; 2.IO口使用; 3.IOC7口16位计数器。 LED计数,根据灯亮可以读取系统循环了多少次
标签: 16.000 MHz busclock pllclock
上传时间: 2014-11-29
上传用户:784533221
--- --- --- Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz 本程序主要包括以下功能: 1.设置锁相环和总线频率; 2.IO口使用; 3.共四路ATD使用及显示方法。 LED计数,根据灯亮可以读取系统循环了多少次
标签: busclock Warrior Crystal 16.000
上传时间: 2016-12-14
上传用户:开怀常笑
Code Warrior 4.6 Target : MC9S12DG128B Crystal: 16.000Mhz busclock: 8.000MHz pllclock:16.000MHz 本程序主要包括以下功能: 1.设置锁相环和总线频率; 2.IO口使用; 3.SCI口使用:提供接收/发送字符、字符串、格式化字符串。 LED计数,根据灯亮可以读取系统循环了多少次
标签: 16.000 MHz busclock pllclock
上传时间: 2013-12-18
上传用户:凌云御清风