虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

芯片数据

  • 这个是一个用Keil C51编写的16位串行AD芯片ADS1100的驱动程序示例

    这个是一个用Keil C51编写的16位串行AD芯片ADS1100的驱动程序示例,程序中含有写好的ADS1100.H标准驱动函数和LCD1602.H液晶驱动函数,用51模拟IIC总线进行数据采集。提供API式外部函数接口:void Init_ads1100(unsigned char mdata) unsigned int Rd_ads1100(void) 具体功能见程序中的*.C测试文件。

    标签: Keil 1100 C51 ADS

    上传时间: 2014-06-25

    上传用户:onewq

  • MIL-STD一1553B是一种集中控制式、时分指令/响应型多路串行数据总线标 准

    MIL-STD一1553B是一种集中控制式、时分指令/响应型多路串行数据总线标 准,具有高可靠性和灵活性,已经成为现代航空机载系统设备互联的最有效的解 决方案,广泛的应用于飞机、舰船、坦克等武器平台上,并且越来越多的应用到 民用领域。完成1553B总线数据传输功能的关键部件是总线接口芯片11][41。 在对M几STD一1553B数据总线协议进行研究后,参考国外一些芯片的功能结 构,结合EDA技术,本论文提出了基于FPGA的1553B总线接口芯片的设计方案。 在介绍了总线控制器BC、远程终端RT的结构和功能后,给出了基于FPGA的BC、 RT的具体模块设计,通过工作方式选择可以配置接口工作在哪种终端模式。每个 终端的设计都给出了详细的逻辑结构、设计流程和功能仿真结果分析,最后通过 EDA工具的优化及综合后,在XIL刀呵X巧rtex一4上得以实现。 通过在标准1553B接口板和本设计实验板对接搭建的测试环境中进行各项功 能测试,表明此设计可以在BC胭汀两种模式下工作,能处理多种消息格式并且具 有较强的检错能力,能应付总线上传输的各种消息格式,验证的结果表明本文提 出的设计方案是合理的。

    标签: MIL-STD 1553B 集中控制 时分

    上传时间: 2014-01-04

    上传用户:www240697738

  • 摘要:介绍基于MF-RC500芯片的通用射频卡读/写模块的设计和实现。该读/写模块具有和应用系统的多种通信接口方式,包括二线制通信模式 模块设计有用户高级读写指令,极大地简化了应用系统对射频卡的操作

    摘要:介绍基于MF-RC500芯片的通用射频卡读/写模块的设计和实现。该读/写模块具有和应用系统的多种通信接口方式,包括二线制通信模式 模块设计有用户高级读写指令,极大地简化了应用系统对射频卡的操作 应用系统和模块的通信基于二次握手的通信协议,保证了通信的稳定和可靠。 提要:函数的C语言定义以及定义函数的头文件。 描述:对函数及其目的进行叙述性描述。 例程:给出一个能说明该函数的应用例子。 数据类型:列出函数中使用的一些特殊的数据类型(如结构体等)的C语言定义。这些数据类型的定义包含在提要标题下列出的头文件中。 参阅:给出相关联的函数。 返回值: 如果函数有返回值,则在本标题下将给出返回值的类型和性质,同时还包括错误返回的信息。

    标签: MF-RC 500 射频卡 模块

    上传时间: 2014-01-13

    上传用户:yepeng139

  • 这个程序是用VHDL语言编写的对AD7862在数据采集中进行设计

    这个程序是用VHDL语言编写的对AD7862在数据采集中进行设计,并进行波形仿真,是对芯片的进一步了解!!希望对相关硬件的朋友有用!!

    标签: VHDL 7862 AD 程序

    上传时间: 2016-01-15

    上传用户:372825274

  • 将数据data写入addr所指定的pci单元

    将数据data写入addr所指定的pci单元,DSP芯片TMS320VC33控制的汇编源代码。请使用的同时交上笔者的名字《张庆》,谢谢!

    标签: data addr pci 数据

    上传时间: 2014-12-02

    上传用户:rocwangdp

  • 本简易网络导纳分析仪以C8051F020为控制和数据处理核心

    本简易网络导纳分析仪以C8051F020为控制和数据处理核心,由正弦信号发生器模块、滤波和功率放大模块、I/V变换模块、导纳角测量模块、导纳模测量模块、键盘模块以及液晶显示模块组成。采用数字控制DDS芯片AD9851产生100Hz-10KHz正弦信号,经滤波和功率放大后驱动网络负载。从网络负载中提取被测量信号,输入到以真有效值转换集成芯片AD637为核心的电压和电流测量电路构成的导纳模测量模块中进行导纳模测量。导纳角测量模块是从导纳模测量模块中取电压和电流信号分别经过零比较后使用鉴相器对信号相位差测量。把上述的测量结果经单片机处理后用液晶显示。为了提高测量精度,将各部分电路的误差合理分配,使电路达到最佳测量效果。

    标签: C8051F020 网络 导纳 分析仪

    上传时间: 2014-09-06

    上传用户:JIUSHICHEN

  • CSM100 是集成微处理器、 CAN-bus 控制 器、CAN-bus收发器、DC/DC 模块、高速光 电隔离于一体的嵌入式 CAN转 UART 芯片。 该产品可以很方便地嵌入到具有 UART

    CSM100 是集成微处理器、 CAN-bus 控制 器、CAN-bus收发器、DC/DC 模块、高速光 电隔离于一体的嵌入式 CAN转 UART 芯片。 该产品可以很方便地嵌入到具有 UART 接口的设备中, 在不需改变原有硬件结构的 前提下使设备获得 CAN-bus 通讯接口, 实现 具有 UART 设备和 CAN-bus 网络之间的数据 通讯。其中 UART 通道支持多种波特率,范 围在:600-115200bps 之间可选,CAN-bus 支持 5–1000Kbps共 15 种标准波特率。

    标签: CAN-bus UART DC CSM

    上传时间: 2016-01-26

    上传用户:lhc9102

  • 本固件程序用于CYPRESS公司的FX2系列高速USB芯片

    本固件程序用于CYPRESS公司的FX2系列高速USB芯片,实现数据的双向透明传输,即不对数据进行处理,只实现传输功能。程序采用GPIF方式,批量传输模式。经过调试,完全可用,已经用于上市的产品。通用性强,根据具体应用,只需做少量更改即可使用,可作为固件设计的样本。开发环境为Keil C。

    标签: CYPRESS FX2 USB 固件

    上传时间: 2016-02-12

    上传用户:wys0120

  • 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试

    利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!

    标签: CPLD VHDL 芯片 时钟源

    上传时间: 2014-01-02

    上传用户:LIKE

  • 此代码为基于S3C2410芯片的Web服务器代码

    此代码为基于S3C2410芯片的Web服务器代码,通过套接字实现C/S数据读取.

    标签: S3C2410 Web 代码 芯片

    上传时间: 2016-02-24

    上传用户:lanwei