虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

自动浇花器

自动浇花器,现代发明的可代替人工对花草进行自动浇水的机器。适用于家庭、公司、宾馆等的自动花卉护理。
  • USBISP下载器驱动

    USBISP下载器驱动USBISP下载器驱动及说明(USBISP配置用户用)\RZ-USBISP使用说明

    标签: USBISP 下载器 驱动

    上传时间: 2013-07-03

    上传用户:coeus

  • 高可靠性增量式光电编码器接口

    在知网上下载的,花了不少钱的,很好的资料,拿来和大家一块学习交流

    标签: 可靠性 光电编码器 增量式 接口

    上传时间: 2013-06-19

    上传用户:奇奇奔奔

  • C8051编程器资料

    c8051编程器资料,u-ec2,u-ec5,u-pdc 资料

    标签: C8051 编程器

    上传时间: 2013-05-31

    上传用户:1134473521

  • 卷积Turbo码编译码器FPGA实现

    卷积Turbo码因其优异的纠错性能越来越受人门的关注,而编码器和译码器是编码理论实际应用的重点和难点。论文根据IEEE802.16e标准,以低时延、高吞吐量、支持高时钟频率、参数可配置为目标,对卷积Turbo码编码器和译码器的FPG...

    标签: Turbo FPGA 卷积 编译码器

    上传时间: 2013-05-19

    上传用户:cuibaigao

  • 555定时器电路设计软件

    555定时器电路设计软件,有很多555电路参数的计算

    标签: 555 定时器电路 设计软件

    上传时间: 2013-04-24

    上传用户:恋天使569

  • 基于vhdl的移位寄存器设计

    16位带有并行预置功能的右移移位寄存器,CLK1是时钟信号, LOAD是并行数据使能信号,QB是串行输出端口

    标签: vhdl 移位寄存器

    上传时间: 2013-04-24

    上传用户:diamondsGQ

  • 直流斩波器工作原理

    简介直流斩波器工作原理,有直流展播电路阿四分红派个 一个一个

    标签: 直流 斩波器 工作原理

    上传时间: 2013-06-12

    上传用户:guh000

  • LM4229电子书阅读器

    LM4229电子书阅读器,单片机做的,里面在有源代码与proteus仿真模型,可以学习之用也可以做为毕设,希望对学习者有所帮助^_^

    标签: 4229 LM 电子书阅读器

    上传时间: 2013-08-02

    上传用户:关外河山

  • VHDL源代码下载

    【经典设计】VHDL源代码下载~~ 其中经典的设计有:【自动售货机】、【电子钟】、【红绿灯交通信号系统】、【步进电机定位控制系统】、【直流电机速度控制系统】、【计算器】、【点阵列LED显示控制系统】 基本数字逻辑设计有:【锁存器】、【多路选择器】、【三态门】、【双向输入|输出端口】、【内部(缓冲)信号】、【编码转换】、【加法器】、【编码器/译码器】、【4位乘法器】、【只读存储器】、【RSFF触发器】、【DFF触发器】、【JKFF触发器】、【计数器】、【分频器】、【寄存器】、【状态机】

    标签: VHDL 源代码

    上传时间: 2013-05-27

    上传用户:shijiang

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888