虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

结构方程模型

结构方程模型》是2009年7月1日重庆大学出版社出版的图书,作者是吴明隆。
  • MPPT功能的光伏矩阵仿真模型

    光伏模型构建,MPPT算法

    标签: MPPT 光伏矩阵 仿真模型

    上传时间: 2013-11-22

    上传用户:qunquan

  • DSP芯片TMS320C54X硬件结构讲解PPT

    是了解TMS320C54X硬件结构的绝佳资料

    标签: 320C DSP 320 C54

    上传时间: 2013-11-15

    上传用户:qzhcao

  • FPGA门级结构及其时序基础

    基础结构

    标签: FPGA 门级 时序

    上传时间: 2013-12-19

    上传用户:sardinescn

  • 静态时序分析基本原理和时序分析模型

    01_静态时序分析基本原理和时序分析模型

    标签: 静态时序分析 时序分析 模型

    上传时间: 2013-11-17

    上传用户:evil

  • 高级FPGA设计 结构、实现和优化

      高级FPGA设计结构、实现和优化   作者:(美)克里兹著,孟宪元译;出版社:机械工程出版社   学FPGA不一定需要开发板,自己学会modelsim仿真、写testbench,用PC机仿真就能有不少长进。这些都看完,剩下的就靠做项目自己领悟,再加上高手指点。   《高级FPGA设计:结构、实现也优化》以FPGA设计为主题,覆盖了实践过程中最可能遇到的深层次问题,并提供了经验指导。在某些方面,《高级FPGA设计:结构、实现也优化》能够取代有限的工业经历,免去读者学习的困难。这种先进的、实用的方法,成为此书的特色。

    标签: FPGA

    上传时间: 2013-11-01

    上传用户:zhaiyanzhong

  • NIOS整体开发结构基础经典

    NIOS整体开发结构基础经典

    标签: NIOS

    上传时间: 2013-11-09

    上传用户:SimonQQ

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2013-11-23

    上传用户:青春给了作业95

  • 基于Xilinx公司的SOPC的以太网设计

      1.设计(论文)的主要任务及目标   (1) 研究SOPC理论如何应用于以太网终端设计;   (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构;   (3) 在开发板上实现以太网终端设计,验证整个结论。   2.设计(论文)的基本要求和内容   (1) 符合以太网设计的基本概念和原理;   (2) 能准确运用EDK软件在嵌入式系统设计中的优势;   (3) 选取合适的对象,并构造合理的以太网模型。 图 Xilinx的SOPC设计流程

    标签: Xilinx SOPC 以太网

    上传时间: 2013-11-04

    上传用户:1184599859

  • FPGA的基本结构

    首先得掌握FPGA的芯片结构

    标签: FPGA 基本结构

    上传时间: 2013-12-29

    上传用户:yph853211

  • 数字成形滤波器设计及FPGA实现

    本文对数字基带信号脉冲成型滤波的应用、原理及实现进行了研究。首先介绍了数字成型滤波的应用意义并分析了模拟和数字两种硬件实现方法,接着介绍了成形滤波器设计所需要MATLAB软件,以及利用ISE system generator在FPGA上进行滤波器实现的优势。文中给出了成形滤波函数的数学模型,讨论了几种常用成形滤波函数的传输特性以及对传输系统信号误码率的影响。然后介绍了本次设计中使用到的数字成形滤波器设计的几种FIR滤波器结构。把各种设计方案进行仿真,比较仿真结果,最后根据实际应用的情况并结合设计仿真中出现的问题进行分析,得出各种设计结构的优缺点以及适合应用的场合。

    标签: FPGA 数字 成形 滤波器设计

    上传时间: 2013-10-18

    上传用户:aesuser