虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

系统级芯片

  • 新唐NUC970 Non-OS BSP 用户指南

    這包 BSP 支持了NUC970 系列芯片. 新唐科技的 NUC970 系列芯片是以 ARM926EJS 為核心的系统级單芯片. 包含了 16kB I-Cache 以及 16kB D-Cache 以及MMU 記憶體管理模塊. 最高支援到 300MHz 的頻率, 並且提供了豐富的外設接口周邊. 有USB 快速Host/Device, SDHC, 支援TFT LCD介面, 網路接口 和I2S audio介面, 有11 組UART…等. 並可以由 NAND flash, SPI Flash 開機.

    标签: NUC970

    上传时间: 2022-06-23

    上传用户:slq1234567890

  • SystemVerilog语言简介,基本语法都有了

    SystemVerilog 语言简介SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE 1364-2001Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、接口、断言等等,这些都使得SystemVeri1og在一个更高的抽象层次上提高了设计建模的能力。SystemVerilog由Acce11era开发,它主要定位在芯片的实现和验证流程上,并为系统级的设计流程提供了强大的连接能力。下面我们从几个方面对SystemVerilog所作的增强进行简要的介绍,期望能够通过这个介绍使大家对SystemVerilog有一个概括性的了解。1.接口(Interface)Verilog模块之间的连接是通过模块端口进行的。为了给组成设计的各个模块定义端口,我们必须对期望的硬件设计有一个详细的认识。不幸的是,在设计的早期,我们很难把握设计的细节。而且,一旦模块的端口定义完成后,我们也很难改变端口的配置。另外,一个设计中的许多模块往往具有相同的端口定义,在Verilog中,我们必须在每个模块中进行相同的定义,这为我们增加了无谓的工作量。

    标签: systemverilog

    上传时间: 2022-07-01

    上传用户:得之我幸78

  • VIP专区-嵌入式/单片机编程源码精选合集系列(30)

    VIP专区-嵌入式/单片机编程源码精选合集系列(30)资源包含以下内容:1. 用Keilc编写的读取计算机pc键盘码的程序.2. itu.656数字分量视频信号的接口--中文版.3. 嵌入式系统的开发论文.4. 这是有关cpu和存储器挂接的一个硬件课程设计.5. HM701NEP(S3C44B0X)基本启动代码,在此基础上可以做各种实验,包括个6文件,44BINIT.S 汇编代码.6. 现场总线是用于过程控制现场仪表与控制室之间的一个标准的、开放的、双向的多站数字通信系统。随着计算机技术、通讯技术、集成电路技术的发展.7. S3C44B0X内部共有6个16位的定时器单元这个实验把所有的定时器都用中断方式测试。.8. 程序用于演示LCD的驱动和编程方法其中包括初始化设置、坐标位置、色彩选定、作图方法等。.9. 代码说明了一个ps2口驱动和编程方法。主要是鼠标,当鼠标产生中断时.10. 一个ps2口驱动和编程方法。主要是键盘,当键盘产生中断时.11. 一本详细讲解运算放大器应用的书。是硬件电路得不错的指导。.12. 可以完成12点阵、16点阵汉字的汉字文本向字库文本的转换工作(非源码)。.13. 详细介绍了cpld技术的基础知识及其应用开发原理。.14. 在sharp 404开发板的串口测试代码.15. 嵌入式系统MP3解码的c语言算法.16. 本书主要介绍了嵌入式开发的基本概念、ToMu6)n开发环境的使用和vxwort5操作 系统程序设计核心技术等内容。作者为国内vxw皿比首批用户.17. 本书通过介绍嵌入式领域的相关知识.18. 超级字符/图形点阵模提取软件.19. C51使用技巧及实战.20. 嵌入式系统及系统级可编程产品.21. DS1302时钟芯片驱动程序.22. 采用gpio口来控制串口扩展芯片的驱动和测试程序.23. 嵌入式系统的USB驱动(S3C2410).24. 一个基于pci2000数据采集卡的数据采集系统的源代码.25. 本程序为直线插补程序.26. 为数控机床的圆弧插补程序.27. 直接解压即可.28. 此代码主要完成在vxworks 环境下的网络编程.29. 主要完成在uc-os2操作系统对dsp的资源控制和调度.30. 本程序主要完成在dsp环境下对通过自己的程序可以把程序烧写到中flash.31. 本程序完成在dsp 的平台下.32. LM24064的开发程序,只显示一张图片.33. keil armdk 的详细说明 主要针对周立公仿真器.34. 本文为应用于嵌入式电子线路硬件pcb布线方面的书籍.35. isp1161驱动代码是我下载并该动后而成,还有点缺点,但对你可能有点帮助.36. jfs 源码.37. jfs-2.4-1.1.7.tar.gz jfs 2.4-1.1.7 源码.38. jfs-2.4-1.1.6-to-1.1.7.patch.gz jfs 源码的补丁源码.39. 这是一个提供给使用遥控器的嵌入式设备开发的一个中文拼音输入法.40. 这些都是常用的通信设备的电路原理图.

    标签:

    上传时间: 2013-04-15

    上传用户:eeworm

  • ARM、Intel、高通、联发科、中芯国际等大厂芯片资料合集

    Intel多核微处理器技术.doc 649KB2019-10-08 11:29 INTEL系列芯片详细参数.doc 334KB2019-10-08 11:29 ARM常用ARM芯片选型.pdf 364KB2019-10-08 11:29 高通产品基础知识培训资料.docx 1.8M2019-10-08 11:29 联发科SDK资料.pdf 1.8M2019-10-08 11:29 高通芯片最强介绍.pdf 860KB2019-10-08 11:29 中芯国际集成电路制造有限公司市场分析.docx 40KB2019-10-08 11:29 联发科MTK芯片型号资料大全.pdf 704KB2019-10-08 11:29 中芯国际RD及半导体技术发展趋势.ppt 7.8M2019-10-08 11:29 Intel-915与925芯片介绍(中文).doc 611KB2019-10-08 11:29 INTEL经典芯片及主板回顾.doc 45KB2019-10-08 11:29 华为海思芯片.docx 257KB2019-10-08 11:29 ARM嵌入式系统ARM芯片的应用和选型.pdf 349KB2019-10-08 11:29 ARM体系结构详解(我上课时老师的100多页PPT课件).pdf 1.2M2019-10-08 11:29 高通芯片发展规格.pdf 100KB2019-10-08 11:29 ARM芯片与开发板实例解析.ppt

    标签: CAXA 制造 工程师 实体

    上传时间: 2013-04-15

    上传用户:eeworm

  • 静电梳齿结构的MEMS分析和优化设计.rar

    微机电系统(MEMS)器件的构成涉及微电子、微机械、微动力、微热力、微流体学、材料、物理、化学、生物等多个领域,形成了多能量域并交叉耦合。为其产品的建模、仿真以及优化设计带来了较大的难度。由于静电驱动的原理简单使其成为MEMS器件中机械动作的主要来源。而梳齿结构在MEMS器件中有广泛的应用:微谐振器、微机械加速度计、微机械陀螺仪、微镜、微镊、微泵等。所以做为MEMS的重要驱动方式和结构形式,静电驱动梳齿结构MEMS器件的耦合场仿真分析以及优化设计对MEMS的开发具有很重要的意义。本课题的研究对静电驱动梳齿结构MEMS器件的设计具有较大的理论研究意义。 本文的研究工作主要包括以下几个方面: 1、采用降阶宏建模技术快速求解静电梳齿驱动器静电-结构耦合问题,降阶建模被用于表示微谐振器的静态动态特性。论文采用降阶建模方法详细分析了静电梳齿驱动器的各参数对所产生静电力以及驱动位移的关系;并对静电梳齿驱动器梳齿电容结构的静电场进行分析和模拟,深入讨论了边缘效应的影响;还对微谐振器动态特性的各个模态进行仿真分析,并计算分析了前六阶模态的频率和谐振幅值。仿真结果表明降阶建模方法能够快速、准确地实现多耦合域的求解。 2、从系统角度出发考虑了各个子系统对叉指式微机械陀螺仪特性的影响,系统详细地分析了与叉指状微机械陀螺仪性能指标-灵敏度密切相关的结构特性、电子电路、加工工艺和空气阻尼,并在此分析的基础上建立了陀螺的统一多学科优化模型并对其进行多学科优化设计。将遗传算法和差分进化算法的全局寻优与陀螺仪系统级优化相结合,证实了遗传算法和差分进化算法在MEMS系统级优化中的可行性,并比较遗传算法和差分进化算法的优化结果,差分进化算法的优化结果较大地改善了器件的性能。 3、从系统角度出发考虑了各个子系统对梳齿式微加速度计特性的影响,在对梳齿式微加速度计各个学科的设计要素进行分析的基础上,对各个子系统分别建立相对独立的优化模型,采用差分进化算法和多目标遗传算法对其进行优化设计。证实了差分进化算法和多目标遗传算法对多个子系统耦合的系统级优化的可行性,并比较了将多目标转换为单目标进行优化和采用多目标进行优化的区别和结果,优化结果使器件的性能得到了改善。

    标签: MEMS 静电

    上传时间: 2013-05-15

    上传用户:zhangjinzj

  • 逆变器数字控制技术研究与实现.rar

    逆变器广泛应用于工业生产的各个方面,数字控制具有方便实现复杂算法、抗干扰性强和产品容易升级等优点,已成为未来逆变器的发展趋势。使用数字技术控制设计逆变器,控制器的性能决定了逆变系统系统的性能。然而在很多高频应用的场合,目前常用的控制器的速度往往不能完全达到要求。与传统单片机和DSP芯片相比,FPGA器件具有更高的处理速度。同时FPGA应用在数字化逆变器设计中,还可以大大简化控制系统结构,并可实现多种高速算法,具有较高的性价比。在逆变器的全数字化控制领域,FPGA具有很好的应用价值。 论文首先介绍了SPWM基本原理及其控制方式,SPWM的生成方法,并结合本课题给出了查表法生成SPWM波的一般方法,且以单相全桥逆变器为例进行了仿真。分析其的电路特点,建立PWM逆变器的统一电路模型、连续状态空间以及离散状态空间模型,在此数学模型基础上,针对逆变器研究分析了目前用于逆变器设计的各种数字控制技术、控制方案,讨论了其控制方法的优缺点,相关控制器设计的一般问题,最后比较了其优缺点,指出其存在的共性问题,总结了使用FPGA设计逆变器数字控制器的优势。然后以单相电压型PWM逆变器为控制模型采用新型模数结合现场可编程门阵列FPGA实现数字化控制器的方案,给出了纯正正弦波逆变器的设计方案。 论文详细论述了采用模数混合型FPGA作为主控芯片的高频逆变器设计方法与实现过程。系统主控芯片采用Fusion系列AFS600,世界上首个模数混合型FPGA。主要设计要点包括:逆变器硬件电路设计以及SPWM数字控制系统软件设计。外围强电电路的设计的难点在于用于前端升压的高频变压器的设计以及输出端LC滤波电感与电容的选取。另外,SPWM“H”字全桥逆变电路中的高悬浮电压也是设计中需要值得注意的重要环节。在控制系统软件设计方面,采用FPGA自上而下的设计方法,对其控制系统进行了功能划分,完成了SPWM产生器以及加入死区补偿的PWM发生器、和反馈等模块的设计。 论文的结束部分给出了设计结果,并指出了进一步的工作的思路和方向。

    标签: 逆变器 数字控制 技术研究

    上传时间: 2013-05-19

    上传用户:小码农lz

  • WCDMA数字直放站中数字预失真研究及其FPGA实现.rar

    现代社会对各种无线通信业务的需求迅猛增长,这就要求无线通信在具有较高传输质量的同时,还必须具有较大的传输容量。这种需求要求在无线通信中必须采用效率较高的线性调制方式,以提高有限频带带宽的数据速率和频谱利用率,而效率较高的调制方式通常会对发端发射机的线性要求较高,这就使功率放大器线性化技术成为下一代无线通信系统的关键技术之一。 在本文中,研究了前人所提出的各种功放线性化技术,如功率回退法、正负反馈法、预失真和非线性器件法等等,针对功率放大器对信号的失真放大问题进行研究,对比和研究了目前广泛流行的自适应数字预失真算法。在一般的自适应数字预失真算法中,主要有两类:无记忆非线性预失真和有记忆非线性预失真。无记忆非线性预失真主要是通过比较功率放大器的反馈信号和已知输入信号的幅度和相位的误差来估计预失真器的各种修正参数。而有记忆非线性预失真主要是综合考虑功率放大器非线性和记忆性对信号的污染,需要同时分析信号的当前状态和历史状态。在对比完两种数字预失真算法之后,文章着重分析了有记忆预失真算法,选择了其中的多项式预失真算法进行了具体分析推演,并通过软件无线电的方法将数字信号处理与FPGA结合起来,在内嵌了System Generator软件的Matlab/Simulink上对该算法进行仿真分析,证明了这个算法的性能和有效性。 本文另外一个最重要的创新点在于,在FPGA设计上,使用了系统级设计的思路,与Xilinx公司提供的软件能够很好的配合,在完成仿真后能够直接将代码转换成FPGA的网表文件或者硬件描述语言,大大简化了开发过程,缩短了系统的开发周期。

    标签: WCDMA FPGA 数字

    上传时间: 2013-06-20

    上传用户:handless

  • WCDMA数字直放站数字上下变频及降低峰均比的研究与FPGA实现.rar

    随着3G网络建设的展开,移动用户数量逐渐增加,用户和运营商对网络的质量和覆盖要求也越来越高。而在实际工作中,基站成本在网络投资中占有很大比例,并且基站选址是建网的主要难题之一。同基站相比,直放站以其性价比高、建设周期短等优点在我国移动网络上有着大量的应用。目前,直放站已成为提高运营商网络质量、解决网络盲区或弱区问题、增强网络覆盖的主要手段之一。但由于传统的模拟直放站受周边环境因素影响较大、抗干扰能力较差、传输距离受限、功放效率低,同时设备间没有统一的协议规范,无法满足系统厂商与直放站厂商的兼容,所以移动通信市场迫切需要通过数字化来解决这些问题。 本文正是以设计新型数字化直放站为目标,以实现数字中频系统为研究重心,围绕数字中频的相关技术而展开研究。 文章介绍了数字直放站的研究背景和国内外的研究现状,阐述了数字直放站系统的设计思想及总体实现框图,并对数字直放站数字中频部分进行了详细的模块划分。针对其中的数字上下变频模块设计所涉及到的相关技术作详细介绍,涉及到的理论主要有信号采样理论、整数倍内插和抽取理论等,在理论基础上阐述了一些具体模块的高效实现方案,最终利用FPGA实现了数字变频模块的设计。 在数字直放站系统中,降低峰均比是提高功放工作效率的关键技术之一。本文首先概述了降低峰均比的三类算法,然后针对目前常用的几种算法进行了仿真分析,最后在综合考虑降低峰均比效果与实现复杂度的基础上,提出了改进的二次限幅算法。通过仿真验证算法的有效性后,针对其中的噪声整形滤波器提出了“先分解,再合成”的架构实现方式,并指出其中间级窄带滤波器采用内插级联的方式实现,最后整个算法在FPGA上实现。 在软件无线电思想的指导下,本文利用系统级的设计方法完成了WCDMA数字直放站中频系统设计。遵照3GPP等相关标准,完成了系统的仿真测试和实物测试。最后得出结论:该系统实现了WCDMA数字直放站数字中频的基本功能,并可保证在现有硬件不变的基础上实现不同载波间平滑过渡、不同制式间轻松升级。

    标签: WCDMA FPGA 数字

    上传时间: 2013-07-07

    上传用户:林鱼2016

  • 基于软件无线电的16QAM调制解调器设计与FPGA实现.rar

    本文将高效数字调制方式QAM和软件无线电技术相结合,在大规模可编程逻辑器件FPGA上对16QAM算法实现。在当今频谱资源日趋紧缺的情况下有很大现实意义。 论文对16QAM软件实现的基础理论,带通采样理论、变速率数字信号处理相关抽取内插技术做了推导和分析;深入研究了软件无线电核心技术数字下变频原理和其实现结构;对CIC、半带等高效数字滤波器原理结构和性能作了研究;16QAM调制和解调系统设计采用自项向下设计思想;采用硬件描述语言VerilogHDL在EDA工具QuartusII环境下实现代码输入;对系统调试采用了算法仿真和在系统实测调试相结合方法。 论文首先对16QAM调制解调算法进行系统级仿真,并对实现的各模块的可行性仿真验证,在此基础上,完成了调制端16QAM信号的时钟分频模块、串并转换模块、星座映射、8倍零值内插、低通滤波以及FPGA和AD9857接口等模块;解调器主要完成带通采样、16倍CIC抽取滤波,升余弦滚降滤波,以及16QAM解码等模块,实现了16QAM调制器;给出了中频信号时域测试波形和频谱图。本系统在200KHz带宽下实现了512Kbps的高速数据数率传输。论文还对增强型数字锁相环EPLL的实现结构进行了研究和性能分析。

    标签: FPGA QAM 16

    上传时间: 2013-07-10

    上传用户:kennyplds

  • 基于FPGA的精确时钟同步方法研究.rar

    在工业控制领域,多种现场总线标准共存的局面从客观上促进了工业以太网技术的迅速发展,国际上已经出现了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多种工业以太网协议。将传统的商用以太网应用于工业控制系统的现场设备层的最大障碍是以太网的非实时性,而实现现场设备间的高精度时钟同步是保证以太网高实时性的前提和基础。 IEEE 1588定义了一个能够在测量和控制系统中实现高精度时钟同步的协议——精确时间协议(Precision Time Protocol)。PTP协议集成了网络通讯、局部计算和分布式对象等多项技术,适用于所有通过支持多播的局域网进行通讯的分布式系统,特别适合于以太网,但不局限于以太网。PTP协议能够使异质系统中各类不同精确度、分辨率和稳定性的时钟同步起来,占用最少的网络和局部计算资源,在最好情况下能达到系统级的亚微级的同步精度。 基于PC机软件的时钟同步方法,如NTP协议,由于其实现机理的限制,其同步精度最好只能达到毫秒级;基于嵌入式软件的时钟同步方法,将时钟同步模块放在操作系统的驱动层,其同步精度能够达到微秒级。现场设备间微秒级的同步精度虽然已经能满足大多数工业控制系统对设备时钟同步的要求,但是对于运动控制等需求高精度定时的系统来说,这仍然不够。基于嵌入式软件的时钟同步方法受限于操作系统中断响应延迟时间不一致、晶振频率漂移等因素,很难达到亚微秒级的同步精度。 本文设计并实现了一种基于FPGA的时钟同步方法,以IEEE 1588作为时钟同步协议,以Ethernet作为底层通讯网络,以嵌入式软件形式实现TCP/IP通讯,以数字电路形式实现时钟同步模块。这种方法充分利用了FPGA的特点,通过准确捕获报文时间戳和动态补偿晶振频率漂移等手段,相对于嵌入式软件时钟同步方法实现了更高精度的时钟同步,并通过实验验证了在以集线器互连的10Mbps以太网上能够达到亚微秒级的同步精度。

    标签: FPGA 时钟同步 方法研究

    上传时间: 2013-08-04

    上传用户:hn891122