时钟同步
时钟同步是通过各个能产生时钟的器件线连接到SCL线上来实现的,上述的各个器件可能都有自己独立的时钟,各个时钟信号的频率、周期、相位和占空比可能都不相同,由于“线与”的结果,在SCL线上产生的实际时钟的低电平宽度由低电平持续时间最长的器件决定,而高电平宽度由高电平持续时间最短的器件决定。[1]
共 5,277 份资源
源代码 10,000
时钟同步 热门资料
查看全部 5,277 份 →
PDF文档
IEEE 1588网络时钟同步
网络中基于IEEE 1588,由多个节点和多元化的连接,每个连接连接至少两个节点允许节点之间的通信,包括根据网络协议的消息交换,IEEE 1588的同步提高,允许多个主时钟系统中同时操作。为此,根据IEEE 1588标准,许多节点组成一...
PDF文档
EtherCAT精确时钟同步技术的实现
摘要:为了解决工业自动化领域中分布过程的同步动作的问题,首先基于EtherCAT的网络拓补结构,阐述了工业以太网EtherCAT的时钟同步机制,设计了分布式时钟的同步算法、仿真程序及具体实现过程,进行同步误差仿真分析,然后通过搭建基于ARM...
PDF文档
基于FPGA的精确时钟同步方法研究
在工业控制领域,多种现场总线标准共存的局面从客观上促进了工业以太网技术的迅速发展,国际上已经出现了HSE、Profinet、Modbus TCP/IP、Ethernet/IP、Ethernet Powerlink、EtherCAT等多种工业...