简易版的学生作业提交系统,可以实现以下功能: 登录:能以学生和教师两种不同身份登录 发布作业:教师登录后可发布作业要求 提交作业:作业过期不允许提交 作业评阅:教师可下载作业并打分,学生登录后可查看作业成绩
标签:
上传时间: 2016-02-13
上传用户:zsjzc
一个简易的计算器程序 有键盘扫描和计算功能
上传时间: 2016-02-13
上传用户:edisonfather
msp430简易交流频率测试 msp430简易交流频率测试
上传时间: 2016-02-13
上传用户:huyiming139
本文详细分析了COOLRUNNER系列CPLD的结构,特点及功能,使用VHDL语言实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分.
标签: COOLRUNNER CPLD VHDL 分
上传时间: 2013-12-18
上传用户:shawvi
简易计算器是创达科技 陈仲库 设计制作的单片机仿真keilc实例,简单好用,目的是,练习键盘与显示。河南科技大学
上传时间: 2013-12-18
上传用户:ruan2570406
通过建立逻辑映射表读写NAND_FLASH,可以延长NAND_FLASH的使用寿命,排除坏块的干扰!其中包括NAND_FLASH读写驱动以及逻辑映射表的建立!根据自己的要求修改读写驱动即可使用
标签: NAND_FLASH 读写 逻辑 映射
上传时间: 2016-02-15
上传用户:himbly
画逻辑电路图基本功能: 1。文件的保存,打开; 2。添加基本元件; 3。画点,画线; 4。删除元件
上传时间: 2016-02-16
上传用户:redmoons
逻辑问题
标签: 逻辑
上传时间: 2014-01-25
上传用户:yd19890720
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE
基于虚拟仪器的频谱分析仪设计运用LabVIEW 软件 ,结合数据采集模块 LabJack U12 ,实现频谱分析虚拟仪器的设计。
上传时间: 2014-01-19
上传用户:as275944189