FPGA开发全攻略,工程师创新宝典,由张国斌等书写
标签: FPGA
上传时间: 2013-08-12
上传用户:ifree2016
FPGA设计全流程十分钟学会Xilinx FPGA 设计
标签: FPGA Xilinx 流程 十分
上传时间: 2013-08-14
上传用户:klin3139
介绍了FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE
标签: Modelsim Synplify FPGA ISE
上传时间: 2013-08-15
上传用户:稀世之宝039
一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns
标签: FPGA FFT 并行 设计方法
上传时间: 2013-08-16
上传用户:467368609
verilog编写基于fpga的鉴相器模块
标签: verilog fpga 编写 模块
上传时间: 2013-08-19
上传用户:18752787361
基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案
标签: FPGA 数字锁相环
上传用户:Huge_Brother
FPGA设计全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim编译Xilinx库\\r\\n第二章 调用Xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro综合HDL和内核\\r\\n第四章 综合后的项目执行\\r\\n第五章 不同类型结构的仿真
标签: FPGA 流程
上传时间: 2013-08-20
上传用户:cuibaigao
使用QUARTUS做FPGA开发全流程,适用于初学者
标签: QUARTUS FPGA 流程
上传时间: 2013-08-21
上传用户:feifei0302
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。
标签: 高频感应 加热电源 模拟锁相环 频率
上传时间: 2013-08-22
上传用户:nairui21
关于数字锁相环的一点东西,可以下来看看\r\n
标签: 数字锁相环
上传时间: 2013-08-26
上传用户:7891