虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

硬件设计

  • 华为硬件详细设计模板

    该文档可作为硬件设计模板做参考,各标题下有详细解释可供参考。

    标签: 华为 硬件设计

    上传时间: 2022-01-13

    上传用户:XuVshu

  • A7600C1-MNSE 硬件设计手册

    本文档描述了模块的硬件接口,可以帮助用户快速的了解模块的接口定义、电气性能和结构尺寸的详细信息。结合本文档和其他的应用文档,用户可以快速的使用模块来设计移动通讯应用方案。SIMcom提供一整套评估板,以方便A7600C1-MNSE模块测试和使用。所述评估板工具包括EVB板,USB线,天线,和其他外设。

    标签: A7600C1-MNSE

    上传时间: 2022-01-30

    上传用户:

  • 嵌入式硬件电源设计

    硬件设计中常见模块电路设计1. LDO电源电路设计2. DC-DC电源设计3. 时钟电路设计4. 复位电路设计5. MCU电路设计6. FPGA/CPLD电路设计7. 存储电路设计8. 电平转换电路设硬件设计中常见接口电路设计1. RS323/RS485等接口电路设计2. PS/2接口电路设计3. 按键电路设计4. GigE接口电路设计5. CAN总线接口设计6. USB接口电路设计7. DVI/HDMI接口设计

    标签: 嵌入式 硬件 电源

    上传时间: 2022-03-30

    上传用户:20125101110

  • 嵌入式硬件电路设计实战36讲:时钟器件选型

    硬件设计中常见器件选型1. 电阻器件选型2. 电容器件选型3. 电感器件选型4. 磁珠器件选型5. 二极管器件选型6. BJT器件选型7. MOSFET器件选型8. 常用处理器选型9. 逻辑器件选型10. 时钟器件选型11. 电源芯片选型12. AD/DA器件选型13. 复位芯片选型14. ESD防护器件

    标签: 嵌入式 硬件电路 时钟器件

    上传时间: 2022-03-31

    上传用户:

  • 基于AES算法的数据加密与解密硬件设计

    21世纪是信息快速发展的时代,随着计算机网络的应用越来越广泛,网络安全也逐渐成为人们普遍关注的课题。可以预言,今后的社会将进入全面的网络时代和信息共享时代,因此,网络安全极其重要,只有安全的网络才能保证网络生活能够有序进行、网络系统不遭破坏、信息不被窃取、网络服务不被非法中断等。为了保证计算机网络的可靠性、可用性、完整性、保密性和真实性等安全性,不仅要保证计算机网络设备安全和计算机网络系统安全,还要保护数据的安全。对数据实施安全的加密算法是保护数据安全的有效手段。AES(advanced encryption standard)是美国国家标准和技术研究所宣布采用的高级加密标准,可以预测,AES在今后很长的一段时间内将会在信息安全中扮演重要的角色,因此对AES算法实现的研究成为国内外的热点,它将会在信息安全领域得到广泛的应用。AES在实现方面具有速度快、可并行处理、对处理器的结构无特殊要求,算法设计相对简单,分组长度可以改变,而且具有很好的可扩充性。AES算法的这些特点使得选用FPGA来实现AES算法具有很好的优越性,本文就是针对AES算法的FPGA实现进行研究。本文介绍了用FPGA实现AES算法所用的开发工具、开发语言和所选用的芯片,还具体介绍了AES算法的硬件实现方式,在此基础上,着重阐述了AES算法FPGA实现的总体设计框图,并对各个部分的设计分别给与介绍,给出了实现加密解密的时序仿真和设计结果。

    标签: AES算法 数据加密

    上传时间: 2022-06-18

    上传用户:shjgzh

  • EC20 R2.0硬件设计手册

    4G模块 EC20模块中文硬件手册,硬件原理图设计等细节电路,使用方法

    标签: EC20 R2.0模块 4G模块

    上传时间: 2022-07-24

    上传用户:

  • 高性能雷达信号处理系统硬件设计

    文章主要讨论了一种基于Xilinx FPGA及VPX(VITA46)架构的高性能雷达信号处理系统的设计方案,详细分析了系统指标与系统结构并全面论述了整个系统各部分的设计方案和硬件实现。系统包括高速信号采集/回放板卡、高速大容量数据存储板卡、高速信号处理板卡、高速信号交换板卡及高速系统背板等五类板卡。各类板卡通过高速VPX总线连接并被组装在雷达信号处理机箱内构成一套高扩展性、高性能的雷达信号处理系统。系统全采用Xilinx Virtex5FPGA高速现场可编程逻辑器件为主处理器及主控制器。信号采集/回放板使用基于FMC(VITA57)高速接口的子母板设计,提高了系统的灵活性和通用性;大容量数据存储板采用由高密度固态存储芯片Flash(闪存)组成的数据存储整列,提高了数据存储容量及存储带宽;信号处理板使用多片FPGA高效并行处理架构,提升系统运算能力及处理速率;同时系统采用FPGA高速串行口结合VPX总线架构并整合千兆以太网技术,加大了系统数据吞吐能力。关键词:XilinxFPGA,高性能,雷达信号处理系统,VPX

    标签: Xilinx FPGA 雷达信号处理系统

    上传时间: 2022-07-27

    上传用户:

  • 电源文档资料合集,包含变压器、电源设计、电源书籍、电源硬件、拓扑设计软件等方面

    电源宝典第一辑.rar 566.1M2019-10-08 11:34 电源设计培训资料.rar 31.3M2019-10-08 11:34 电源硬件设计.rar 30.1M2019-10-08 11:34 电源优化设计资料.rar 87M2019-10-08 11:34 开关电源各种拓扑设计软件.rar 4.3M2019-10-08 11:34 电源书籍大全.rar 368M

    标签: RAFI 电子

    上传时间: 2013-04-15

    上传用户:eeworm

  • 超高频RFID读卡器设计及其通信.rar

    射频识别技术是一种自20 世纪80 年代新兴的自动识别技术。它是利用无线射频方式进行非接触双向数据通信。相对于普遍应用的13.56MHz 射频识别系统,本设计中的868MHz 射频识别系统有着更多的优点:读写距离远,阅读速度快等,是目前国际上RFID产品发展的热点。 本课题研究的内容包括研究符合ISO18000-6 标准的超高频RFID 电子标签的主要特点、结构、工作原理及读写方法, 重点在于与其相应读卡器的设计方案, 包括读卡器的硬件电路设计、软件程序流程以及与上位机通信的实现。 在硬件设计中,选用ATMEL 公司的AVR 单片机ATmega8 作为主控制器,设计了主控、复位、串行通信等电路。并以RFM 公司开发的TRC101 为射频收发芯片进行了射频收发模块的设计。 软件设计采用模块化编程和结构化编程的思想,单片机编程语言为汇编语言,与上位机串行通信采用Visual Basic 编程。经过测试,误码率较低,编制的防冲突程序实现了基于随机二进制算法的防冲突功能。 本设计具有可靠性高,模块化设计等特点,通过验证,满足标准要求,达到了预期的目的,并证明了本设计性能的稳定性和可靠性。

    标签: RFID 超高频 读卡器

    上传时间: 2013-04-24

    上传用户:shenlan

  • 基于DSP的数字式励磁调节器的设计.rar

    励磁装置是同步发电机的重要控制部件,直接影响电机及电力系统的特性,本文介绍了一种基于DSP(TMS320F2812)微控制器的同步发电机励磁调节器的设计研究。 本文以新型同步发电机励磁调节器的开发研制为主要内容,首先介绍了同步发电机励磁系统的重要作用,然后介绍了常用的DSP 芯片特点与构成,最后着重介绍了新型励磁调节器的软、硬件设计实现方法,给出了硬件原理图和软件流程图。硬件设计主要有交、直流的调理电路的设计,铁电储存设计以及通讯电路、D/A 电路等其它外围电路的具体设计;软件由主程序和中断程序构成。其中,主程序主要完成系统的初始化;中断程序主要完成数据的采集和算法实现, PID 调节、限制保护模块等部分以及通讯部份等。 本设计充分利用TMS320F2812 芯片的强大的数据处理能力和丰富的片内外设及高速的实时控制能力,来完成各功能的实现。

    标签: DSP 数字式 励磁调节器

    上传时间: 2013-05-20

    上传用户:wsf950131