基于AES算法的数据加密与解密硬件设计 - 免费下载

技术资料资源 文件大小:12344 K

📋 资源详细信息

文件格式
PDF
所属分类
上传用户
上传时间
文件大小
12344 K
所需积分
2 积分
推荐指数
⭐⭐⭐ (3/5)

💡 温馨提示:本资源由用户 shjgzh 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。

资源简介

21世纪是信息快速发展的时代,随着计算机网络的应用越来越广泛,网络安全也逐渐成为人们普遍关注的课题。可以预言,今后的社会将进入全面的网络时代和信息共享时代,因此,网络安全极其重要,只有安全的网络才能保证网络生活能够有序进行、网络系统不遭破坏、信息不被窃取、网络服务不被非法中断等。为了保证计算机网络的可靠性、可用性、完整性、保密性和真实性等安全性,不仅要保证计算机网络设备安全和计算机网络系统安全,还要保护数据的安全。

对数据实施安全的加密算法是保护数据安全的有效手段。

AES(advanced encryption standard)是美国国家标准和技术研究所宣布采用的高级加密标准,可以预测,AES在今后很长的一段时间内将会在信息安全中扮演重要的角色,因此对AES算法实现的研究成为国内外的热点,它将会在信息安全领域得到广泛的应用。AES在实现方面具有速度快、可并行处理、对处理器的结构无特殊要求,算法设计相对简单,分组长度可以改变,而且具有很好的可扩充性。AES算法的这些特点使得选用FPGA来实现AES算法具有很好的优越性,本文就是针对AES算法的FPGA实现进行研究。

本文介绍了用FPGA实现AES算法所用的开发工具、开发语言和所选用的芯片,还具体介绍了AES算法的硬件实现方式,在此基础上,着重阐述了AES算法FPGA实现的总体设计框图,并对各个部分的设计分别给与介绍,给出了实现加密解密的时序仿真和设计结果。


立即下载此资源

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

资源说明

📥 下载说明

  • 下载需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传
  • 资源永久有效

📦 使用说明

  • 下载后用解压软件解压
  • 推荐 WinRAR 或 7-Zip
  • 如有密码请查看说明
  • 解压后即可使用

🎁 积分获取

  • 上传资源获得积分
  • 每日签到免费领取
  • 邀请好友注册奖励
  • 查看详情 →

相关标签

点击标签查看更多相关资源:

相关资源推荐