虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

相移器

  • C8051编程器资料

    c8051编程器资料,u-ec2,u-ec5,u-pdc 资料

    标签: C8051 编程器

    上传时间: 2013-05-31

    上传用户:1134473521

  • 卷积Turbo码编译码器FPGA实现

    卷积Turbo码因其优异的纠错性能越来越受人门的关注,而编码器和译码器是编码理论实际应用的重点和难点。论文根据IEEE802.16e标准,以低时延、高吞吐量、支持高时钟频率、参数可配置为目标,对卷积Turbo码编码器和译码器的FPG...

    标签: Turbo FPGA 卷积 编译码器

    上传时间: 2013-05-19

    上传用户:cuibaigao

  • 555定时器电路设计软件

    555定时器电路设计软件,有很多555电路参数的计算

    标签: 555 定时器电路 设计软件

    上传时间: 2013-04-24

    上传用户:恋天使569

  • 直流斩波器工作原理

    简介直流斩波器工作原理,有直流展播电路阿四分红派个 一个一个

    标签: 直流 斩波器 工作原理

    上传时间: 2013-06-12

    上传用户:guh000

  • LM4229电子书阅读器

    LM4229电子书阅读器,单片机做的,里面在有源代码与proteus仿真模型,可以学习之用也可以做为毕设,希望对学习者有所帮助^_^

    标签: 4229 LM 电子书阅读器

    上传时间: 2013-08-02

    上传用户:关外河山

  • 两相混合式步进电机控制系统的设计

    两相混合式步进电机控制系统的设计,上海大学郭成教授等的作品。不是我的。

    标签: 步进电机 控制系统

    上传时间: 2013-06-16

    上传用户:xinyuzhiqiwuwu

  • 基于DSPFPGA的捷联惯性导航系统设计

    在惯性导航系统中,捷联式惯性导航系统以其体积小、成本低和可靠性高等优点正逐步取代平台式惯性导航系统,成为惯性导航系统的发展趋势。    为了适应捷联惯性导航系统小型化、低成本和高性能的发展方向,本文设计了DSP与FPGA相结合的系统方案:系统采用MEMS器件和高性能A/D转换器构成惯性信号检测单元,FPGA进行I/O控制,DSP完成导航计算。方案综合考虑了系统成本、计算速度、精度、体积等各方面的因素,并通过GPS、磁航向计等信息融合进一步提高导航精度。    数据采集是捷联惯导系统设计的关键,本文数据采集由信号调理、A/D转换和。FPGA等几部分组成。其中,FPGA是整个数据采集部分的核心,其主要功能包括:实现了ADC控制逻辑和时序生成;配置了FIFO寄存器,缓冲了ADC与DSP之间的转换数据;扩展了UART串口,以实现系统的外部信息接口。在完成电路设计的基础上,对各功能模块进行了全面的半实物仿真,验证了系统方案及各主要功能模块的可行性。    论文简述了惯性导航系统的应用背景及发展状况,介绍了捷联惯导系统的基本原理,设计了基于DSP/FPGA的捷联惯导系统方案,实现了系统各部分硬件电路以及FPGA功能模块,并通过搭建硬件验证平台和利用第三方仿真软件,对传感器的性能以及FPGA各功能模块进行了较全面的验证和仿真。结果表明:基于DSP/FPGA的捷联惯导系统能够满足应用的要求,并在小型化、低成本和高性能等方面有一定的优势。

    标签: DSPFPGA 捷联 惯性导航 系统设计

    上传时间: 2013-04-24

    上传用户:1966640071

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888

  • Actions 炬力MP3播放器2071/2073系列主控芯片

    ·详细说明:Actions 炬力 MP3 播放器2071、2073系列主控芯片 参考电路图,完整电路图。-Actions the torch strength MP3 player 2,071, 2,073 series hosts control the chip reference circuit diagram, complete circuit diagram.

    标签: Actions 2071 2073 nbsp

    上传时间: 2013-04-24

    上传用户:amwfhv

  • 500W太阳能光伏并网逆变器电路设计图

    500W太阳能光伏并网逆变器电路设计图.由实验波形可以看出,所设计的光伏并网逆变器工作稳定。性能良好。由于采用了以TMS320F240型:DSP为主的控制电路,系统具有较好的动态响应特性。采用了具有最大功率跟踪和反孤岛控制功能的软件设计,因而能充分利用太阳能电池的能源且能检测孤岛效应的发生。

    标签: 500W 太阳能光伏 并网逆变器 电路设计

    上传时间: 2013-04-24

    上传用户:lty6899826