基于JAVA的网络虚拟电路实验室的研究与实现
上传时间: 2013-12-27
上传用户:520
FIFO存储电路的设计与实现,用verilog实现fifo的参考设计
上传时间: 2016-12-13
上传用户:pkkkkp
基于硬件电路搭接实现的交通灯,提供详细的设计思路与实现方法
上传时间: 2014-12-22
上传用户:1109003457
adc0809应用原理。讲述该芯片的使用及硬件电路的链接和程序实现。
上传时间: 2013-12-25
上传用户:stewart·
视频编码电路主要实现接收8位CCIR656格式的YUV数据,(例如MPEG解码数据),并编码成亮度Y和色度信号C,以及合成CVBS信号,经过D/A转换后输出。基本的编码功能包括副载波产生,色差信号调制,同步信号内插。 主要应用在视频处理,军事图像处理。 GM7221设计原理图
上传时间: 2013-12-29
上传用户:Divine
提出了一种利用FPGA技术解决ARINC429通信的实现方案,该方案不仅使国内的ARINC429通信设备摆脱了对国外ASIC电路的依赖,还降低了设备成本,并且克服了国外ASIC电路的不足,实现了任意长度数据帧的群收和群发功能,具有较好的应用前景。利用该方案研制的ARINC429数据通信卡,已成功应用于空空导弹测控设备中。
上传时间: 2013-12-20
上传用户:sssl
欧几里得算法求最大公约数电路的Verilog实现,消耗功率较低
上传时间: 2014-11-22
上传用户:as275944189
这个并串转换代码是依靠同步状态机来实现其控制的。其实并串转换在实际的电路中使用还是比较多的,尤其在通信线路方面的复用和分解方面,原理上就是一个串并转换和并串转换的过程。举个简单的例子,计算机串口发送数据的过程,如果满足发送条件了,其实就是一个并串转换的过程了。好了,废话不说,看代码就是。 写完一看,一个并串转换居然搞了这么大,有点失败。但是整个代码已经通过了后仿真,而且思路还是比较清楚的,可靠性和稳定性方面也应该没有问题滴,呵呵。不过说老实话,里面有些信号是确实可以去掉的,不过后来就懒得改了。如果谁想要实际的工程中用的话可以改一下。
上传时间: 2013-12-29
上传用户:SimonQQ
加法器是实现两个二进制数相加运算的 基本单元电路。8 位加法器就是实现两个8 位 二进制相加,同时加上低位进位的运算电路。
上传时间: 2016-12-29
上传用户:lx9076
本文提出了一种基于AT89S51和模数转换芯片ADC0809的数据采集系统的设计与实现方案。主要从硬件电路设计、数据采集程序设计2个方面进行了详细阐述,其中硬件电路设计部分结合具体芯片,详细的介绍了数据采集系统各部分硬件接口电路的设计。设计中利用51单片机控制A/D转换器构成采样模块,实现对信号的采集,采样后的数据通过LED显示出来。本论文设计并实现了一种数据采集系统,具有简单可靠、使用方便、扩展性强等特点。
上传时间: 2016-12-30
上传用户:dengzb84