虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电能表设计

  • 永磁直线同步电机设计研究.rar

    在传统的直线驱动场合,都是由旋转电机提供原动力,再由丝杠、丝杆、齿条等中间机构转换为直线运动。这样的设置,不仅在中间传动过程中消耗了大量的能量,而且摩擦产生的噪声也非常明显,同时也给系统的维护工作带来了麻烦。 直线电机的出现可以使上述问题得到解决,由于具备直接将电能转化为直线运动的能力,直线电机已经在机床驱动、集成电路组装等场合逐渐取代了传统的旋转电机的位置。 自19世纪中期直线电机的概念被首次提出以来,经过孕育、实验、开发和实用这四个阶段的发展,并借助于电力电子技术,以及日渐成熟的直线电机控制技术,直线电机已经广泛应用到了制造业、交通运输业等各个方面。 与旋转电机类似,按工作原理的不同,直线电机也有着各种类型,应用较多的是直线步进电机、直线同步电机和直线感应电机。其中直线步进电机更多的是应用在需要精确定位的场合,比如半导体工业;后两者则被应用在需要连续和大推力的场合,比如机床。而直线同步电机,尤其是永磁直线同步电机,凭借更大的单位面积推力、更高的效率等优点受到了更多的青睐,与此同时,由于没有了励磁绕组,电机的整个结构也得以简化。另一方面,我国丰富的稀土资源也为这种电机的发展提供了广泛空间。 作为一种较为新颖的电机,目前国内仍缺乏系统化的永磁直线同步电机设计方案,尤其是电枢绕组部分。常用的方法仍是基于传统的旋转电机,例如使用双层叠绕组方案。通过对实际电机的软件模拟,我们发现这样的设计思路的表现并不能令人满意,比如造成了动子线圈槽满率过大,电机设计难以形成系列化等缺点,而电机本身输出推力的波动也较大。 针对传统方案的一系列缺点,本文提出了一种新的永磁直线同步电机设计方案。该方案基于“单元电机”的概念,使用单层同心式线圈。当目标推力要求变化时,只需改变“单元电机”的数目和排列组合的方式,就可以达到改变的目的。而每个单元中的绕组连接方式则不需要改变,由此避免了繁琐而复杂的绕组设计,这就给电机的系列化设计带来了便捷。同时,单层绕组的使用也更方便嵌线,也更有利于降低铜耗,提高效率。 在完成单元电机设计任务的基础上,本文利用加拿大Infolytica公司出品的电磁场有限元分析软件MagNet对电机的运行进行了模拟,并得到了电机的额定输出推力曲线和反电动势曲线,输出推力曲线较之传统方案也更平稳。体现了该设计方案的优越性。

    标签: 直线 同步电机

    上传时间: 2013-06-29

    上传用户:pinksun9

  • 非接触电能传输系统的研究.rar

    非接触电能传输技术是一门新兴的能量传输技术,它集合了电力电子能量传输技术、磁场耦合技术以及现代控制理论。由于这种电能传输方式没有接触摩擦,可减少对设备的损伤,不会产生易引燃引爆的火花,解决了给移动设备特别是在恶劣环境下,工作设备的供电问题。在交通运输、航空航天、机器人、医疗器械、照明、便携式电子产品、矿井和水下应用等场合有着广泛的应用前景。本文对非接触电能传输技术进行了理论和实验研究。主要研究内容如下: ⑴介绍了非接触电能传输技术的国内外研究现状,发展前景,基本原理与所涉及到的关键技术。 ⑵通过建立漏感模型,对采用各种补偿方式时,补偿电容的选择进行了分析与研究,并对不同补偿方式时,负载对系统传输效率的影响进行了分析。 ⑶介绍了PWM调制硬开关技术、软开关技术,比较分析了应用于无接触电能传输系统主变换器的几种逆变器拓扑结构,详细分析了移相全桥变换器的工作原理,在此基础上,对变换器进行改进,提出了基于移相全桥控制的谐振变换器,并对变换器的工作原理进行了详细分析。 ⑷对系统原副边主电路的主要参数进行了分析与设计,对松耦合变压器的结构选择、主要参数进行了分析与设计。 ⑸分别用通用DSP芯片TMS320F2812和专用控制芯片UC3875对系统的控制电路进行了设计。 ⑹对系统进行了仿真研究,在仿真成功的基础上,采用UC3875控制方案制作了实验样机,进行了实验研究。

    标签: 非接触 电能传输

    上传时间: 2013-07-19

    上传用户:libenshu01

  • 基于ZIGBEE的嵌入式自动抄表系统的研究.rar

    近年来,近距离无线传输技术是发展最快、最引入注目的技术,而ZigBee恰恰是填补了低速率无线通信技术的空缺,与其他标准在应用上相得益彰。它专注于近距离传输,成本低、同时入门槛也低,虽然其出现较晚,但目前已经得到人们越来越多的关注,成为无线技术研究的一个新热点。 本文在详细分析了传统的抄表方式和无线抄表系统的发展状况以及相关的无线数据传输技术的基础上,提出了基于ZigBee技术的无线抄表系统的方案。论文在研究ZigBee组网技术的基础上,设计了基于ZigBee开发平台的无线嵌入式抄表系统,编写了相应的软件,完成了相应的调试和分析,并进行了系统的可靠性、实时性和安全性等问题分析。为了减少系统由于节点路由而造成的功耗损耗过大的问题,本文在组网应用过程中采用Tree+AODVjr的路由算法,从而保持系统能够保持较小功耗的情况下进行数据的多跳路由,同时以ARM S3C2410为核心实现了基站设计,实现小区电表数据的集中采集,并通过GPRS/GSM模块实现基站和抄表中心的数据传输和实时控制,在此基础上,对抄表系统软件也进行了相应的设计。 通过单点对单点、星形网络数据传输实验,取得了相应的实验数据,对于协议的特点、系统可靠性和功耗情况有了整体把握,为今后ZigBee技术的进一步研究和应用打下了坚实基础。 实验结果显示,本文提出的方案切实可行,并且采用ZigBee技术具有节约资源、操作方便、可靠性高而且易于管理等特点,基站和系统利用较为成熟的GPRS/GSM网络技术进行通讯,既满足了实时性要求,又降低了成本。

    标签: ZIGBEE 嵌入式 自动抄表系统

    上传时间: 2013-06-27

    上传用户:kjgkadjg

  • 中央空调温度模糊集散控制系统设计.rar

    集散控制系统(Distributing Control System,缩写DCS)是以多个微处理机为基础利用现代网络技术、现代控制技术、图形显示技术等实现对分散控制系统的调节、监视的控制技术。DCS具有功能分散,故障分散的优点,适合于上位机对多个下位机的管理和监控。本文将DCS技术应用到中央空调上,设计了中央空调的温度模糊集散控制系统。 本系统在整体结构上采用集散控制的方案。一台控制计算机(上位机)对各个空调房间的风机和水泵进行集中管理,若干台下位机下放分散到现场实现分布式控制,上位机和各个下位机之间用控制网络互连以实现相互之间的信息传递。 在控制策略上,针对被控量温度的大惯性、时变性的特点,本文设计了温度的二维模糊控制策略,该策略是基于专家和有经验的操作人员的经验进行调控的智能控制系统。模糊控制是以查询模糊控制规则表的形式实现,模糊控制表可以随着人们的经验和知识的增长日益完善。 根据总体方案,设计下位机即开关磁阻电机(SRM)控制节点和信号采集节点的软、硬件。主要工作包括SRM的就地和远程两种控制方式的实现、模/数和数/模转换器的控制、模拟电压的采集、温度传感器的选型、CAN网络通信的硬、软件,以及下位机的主程序的设计和调试等。 完成上述工作后,采用温度开环和闭环分别进行了试验。通过实验证明,所设计方案的可行性。最后对中央空调温度控制系统的运行性能进行了总结,对下一步用于该系统的研究与开发具有一定的参考价值。

    标签: 中央空调 温度 模糊集

    上传时间: 2013-04-24

    上传用户:yangzhiwei

  • 充电机监控系统通信总线及上位机软件设计.rar

    充电系统对于实际的电动汽车而言是不可缺少的子系统,当蓄电池的电能用完之后,就必须使用充电系统对电池进行再充电。对于这种电动车充电系统的监控,目前国内尚处于起步阶段。 本文以电动车充电站的建设为背景,对充电机监控系统的通信总线和上位机软件设计进行了研究。首先介绍了系统的整个网络规划,然后对工业现场总线的特点、CAN2.0总线技术、涉及到的通信协议分别做了详细的描述,重点介绍了CAN总线的相关设计和系统的硬件、软件设计及实验结果。设计过程中参考了目前比较成熟的CAN2.0与J1939协议,并创新性的将这一用于汽车内部的通信总线移植到充电站内充电机与上位机之间的通信系统中。整个设计的创新在于将CAN总线这一现有成熟技术应用在充电站监控系统建设这一新领域,成功的实现了总线的移植。 整个系统中,系统前端执行数据采集、充电控制等任务,同时通过CAN总线和以太网分别实现前端数据采集模块与监控计算机、监控计算机与数据服务器的数据传输,实现站内充电机的统一监控。本文围绕系统整体网络组建,CAN网络通信以及系统软硬件设计进行了讨论,并提供了一套完整的、先进的、可行的充电机监控系统通信总线及软件的解决方案。这种监控方案提高了系统通信的实时性、准确性、安全性,同时极大的提高了充电工人的工作效率。 目前系统的各项参数及功能已在实验室测试完毕,性能已基本达到设计目标,即将被用于奥运会电动汽车充电站的建设。

    标签: 充电 上位机 监控系统

    上传时间: 2013-04-24

    上传用户:gtzj

  • 高频开关变压器设计及实例分析.rar

    我用此表计算变压器.表上的数据是我一个设计,效率达85%.我希望大家共同探讨它,完善它.

    标签: 高频开关 变压器设计

    上传时间: 2013-07-15

    上传用户:dba1592201

  • 数字电压表.rar

    单片机课程设计:采用51系列单片机和ADC设计一个数字电压表,输入为0~5V线性模拟信号,输出通过LED显示,要求显示两位小数。

    标签: 数字电压表

    上传时间: 2013-04-24

    上传用户:快乐的小糗糗

  • 基于FPGA函数信号发生器的设计与实现.rar

    任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。

    标签: FPGA 函数信号发生器

    上传时间: 2013-08-03

    上传用户:1079836864

  • MPEG2视频解码器的FPGA设计.rar

    MPEG-2是MPEG组织在1994年为了高级工业标准的图象质量以及更高的传输率所提出的视频编码标准,其优秀性使之成为过去十年应用最为广泛的标准,也是未来十年影响力最为广泛的标准之一。 本文以MPEG-2视频标准为研究内容,建立系统级设计方案,设计FPGA原型芯片,并在FPGA系统中验证视频解码芯片的功能。最后在0.18微米工艺下实现ASIC的前端设计。完成的主要工作包括以下几个方面: 1.完成解码系统的体系结构的设计,采用了自顶而下的设计方法,实现系统的功能单元的划分;根据其视频解码的特点,确定解码器的控制方式;把视频数据分文帧内数据和帧间数据,实现两种数据的并行解码。 2.实现了具体模块的设计:根据本文研究的要求,在比特流格式器模块设计中提出了特有的解码方式;在可变长模块中的变长数据解码采用组合逻辑外加查找表的方式实现,大大减少了变长数据解码的时间;IQ、IDCT模块采用流水的设计方法,减少数据计算的时间:运动补偿模块,针对模块数据运算量大和访问帧存储器频繁的特点,采用四个插值单元同时处理,增加像素缓冲器,充分利用并行性结构等方法来加快运动补偿速度。 3.根据视频解码的参考软件,通过解码系统的仿真结果和软件结果的比较来验证模块的功能正确性。最后用FPGA开发板实现了解码系统的原型芯片验证,取得了良好的解码效果。 整个设计采用Verilog HDL语言描述,通过了现场可编程门阵列(FPGA)的原型验证,并采用SIMC0.18μm工艺单元库完成了该电路的逻辑综合。经过实际视频码流测试,本文设计可以达到MPEG-2视频主类主级的实时解码的技术要求。

    标签: MPEG2 FPGA 视频解码器

    上传时间: 2013-07-27

    上传用户:ice_qi

  • MP3音频解码器的FPGA原型芯片设计与实现.rar

    MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,实现FPGA原型芯片,研究MP3原型芯片的验证方法。 论文的主要贡献如下: (1)使用算法融合方法合并MP3解码过程的相关步骤,以减少缓冲区存储单元的容量和访存次数。如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。 (2)反量化、立体声处理等模块中,采用流水线设计技术,设置寄存器把较长的组合逻辑路径隔开,提高了电路的性能和可靠性;使用连续访问公共缓存技术,合理规划各计算子模块的工作时序,将数据计算的时间隐藏在访存过程中;充分利用频率线的零值区特性,有效地减少数据计算量,加快了数据处理的速度。 (3)设计了MP3硬件解码器的FPGA原型芯片。采用Verilog HDL硬件描述语言设计RTL级电路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA开发板为平台,实现MP3解码器的FPGA原型芯片。MP3硬件解码器在Stratix II EP2S180器件内的资源利用率约为5%,其中组合逻辑查找表ALUT为7189个,寄存器共有4024个,系统频率可达69.6MHz,充分满足了MP3解码过程的实时性要求。实验结果表明,MP3音频解码FPGA原型芯片可正常播放声音,解码音质良好。

    标签: FPGA MP3 音频解码器

    上传时间: 2013-07-01

    上传用户:xymbian