虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

电源<b>规格书</b>

  • 松下纽扣电池CR2032规格书

    松下CR2032纽扣电池规格参数和放电数据。有需要的朋友可以自行查阅

    标签: 纽扣电池 cr2032

    上传时间: 2022-05-25

    上传用户:kent

  • 高 PF 无频闪 LED 线性恒流驱动芯片 PM2026 手册

    PM2026 规格书PM2026是一款高性能、高效率、高PF值的无频 闪LED线性恒流驱动芯片,电源系统结构简单, 只需很少的外围元件就可以实现非常优秀的恒 流特性。在实现精简的外围电路、较小的驱动器 体积的同时,大大降低了系统成本。 PM2026内部集成了我司专利的双路开关恒流源 在实现高PF的同时消除了输出电流纹波。另外芯 片采用高压直供电技术,不用外接电阻电容。

    标签: PM2026 线性恒流驱动芯片 LED

    上传时间: 2022-06-10

    上传用户:slq1234567890

  • YXF系列红宝石小型铝电解电容规格书

    资料准确,真实可靠,由供应商提供。高频率阻抗规格设定

    标签: 铝电解电容

    上传时间: 2022-06-17

    上传用户:

  • XR872 Datasheet,一个高度集成的单处理器

    xr872规格书.XR872芯片是一个高度集成的单处理器,具有ARM Cortex-M4F MCU,低功耗802.11b/g/n WLAN子系统,带有ADC和DAC的音频编解码器,图像编码器和电源管理单元(PMU)。它专为物联网、轻型人工智能产品类别中的智能设备而设计。

    标签: xr872 处理器

    上传时间: 2022-06-22

    上传用户:

  • 宽输出范围非隔离交直流转换芯片--AP8003 规格书

    AP8003集成PFM控制器及500V高可靠性MOSFET,用于外围元器件极精简的小功率非隔离开关电源。AP8003内置500V高压启动,实现系统快速启动、超低待机功能。该芯片提供了完整的智能化保护功能,包括过载保护,欠压保护,过温保护。另外AP8003具有优异的EMI特性。

    标签: 非隔离转换芯片 交直流转换芯片

    上传时间: 2022-07-23

    上传用户:trh505

  • STdemo.rar

    ST三合一样板。STM8S207和STM32F103的原理图及规格书,调试器的原理图。

    标签: STdemo

    上传时间: 2013-06-23

    上传用户:lx9076

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • ublox GPS 模块

    UBLOX GPS 模块NEO-6M规格书

    标签: ublox GPS 模块

    上传时间: 2013-05-29

    上传用户:梦不觉、

  • 飞思卡尔MC9S08AW60数据手册(中文)

    飞思卡尔芯片规格书 .飞思卡尔芯片规格书 飞思卡尔芯片规格书

    标签: MC9 S08 MC 9S

    上传时间: 2013-04-24

    上传用户:王庆才

  • 微电脑型数学演算式隔离传送器

    特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高

    标签: 微电脑 数学演算 隔离传送器

    上传时间: 2014-12-23

    上传用户:ydd3625