在研究磁盘接口功能和现有磁盘接口设计的基础上,提出了一种带四级流水的磁盘接口设计模型,并对该模型实现过程中的模块间通信问题和模块间缓冲管理问题进行了相应的分析和设计。通过FPGA仿真与实验结果表明,在各种情况下,磁盘接口的吞吐率都有提高,在高写请求率和重负载两种情况下尤为显著。
上传时间: 2013-10-15
上传用户:源码3
FIR滤波器的verilog实现,实现6级流水线的程序设计。
上传时间: 2015-06-02
上传用户:sjyy1001
一个TIDM642DSP处理器测试程序,分别用C和ASM编写,ASM分别用10~6个循环实现,适宜学习流水线编程手段和熟悉汇编命令
上传时间: 2013-12-31
上传用户:270189020
龙芯一号的数据手册! 通用32 位微处理器,支持MIPS-III 指令 主频为200~266MHZ 基于操作队列复用的高效7 级标量流水线 高效的64 位浮点流水单元 浮点性能220 MFLOP @250MHz 内置MMU、TLB 实现从程序虚拟地址到CPU物理地址的转换
上传时间: 2015-10-14
上传用户:tyler
基于fpga的JPEG编解码器设计,采用流水线优化解决时间并行性问题,提高DCT/IDCT模块的运行速度。
上传时间: 2015-10-28
上传用户:fnhhs
文件包为浮点快速傅立叶变换(32点)的汇编代码,运行在ADI的Visual DSP++平台上,由于结合了并行流水线指令,该算法具有很高的运行效率,可以被广泛使用在高速数字信号处理方面。
上传时间: 2015-10-28
上传用户:lvzhr
AVS运动补偿电路的VLSI设计与实现 提出了一种基于AVS标准的高效的运动补偿电路硬件结构,该设计采用了8 X 8块级流 水线操作,运动矢量归一化处理和插值滤波器组保证了流水线的高效运行以及硬件资源的最优 利用。采用Verilog语言完成了VLSI设计,并通过EDA软件给出仿真和综合结果。
上传时间: 2013-11-27
上传用户:Altman
verilog编写,rtl风格,流水线设计,实现图像rgb格式到yuv格式的转换。
上传时间: 2014-01-17
上传用户:四只眼
在数字信号处理中,高速高精度的三角函数发生器有着广泛的应用。传统的方法是采用查表、多项式展开或近似的方法。这些方法在速度、精度、简单性和高效实现方面不能兼顾。对比而言,用CORDIC 实现的三角函数发生器能很好地兼顾这些方面,并且极适合于VLSI 实现。提出了一种基于流水线CORDIC的离散三角函数发生器。
上传时间: 2013-12-12
上传用户:asddsd
前 言 在网络技术和移动电话严重渗入社会生活各个层面的今天,传统的电信号线业务面临着巨大的压力和挑战,为了能更好地生存和拓宽他的业务,迫切需要及时变革,而基于工作流的方案则是一个很重要的方向。基于Web技术的固定电话装机系统可以借助于遍布全球的Internet进行,使得固定电话业务以流水线的工作原理和效率来实现,并以统一的数据来联系各个部门,减少了各部门的接触,也即为了公司节省了时间,间接地节省了成本,加快了中国电信服务的处理效率,留住了客户.另外,
上传时间: 2014-01-23
上传用户:13215175592