虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

流水线结构

  • 讲述CPLD和FPGA的结构

    讲述CPLD和FPGA的结构,对初学者很有用。

    标签: CPLD FPGA

    上传时间: 2013-08-26

    上传用户:奔跑的雪糕

  • 一种基于CPLD和多处理器结构的控制网络节点设计方案

    节点是网络系统的基本控制单元,论文提出了一种基于CPLD和多处理器结构的控制网络节点设计方案,它能够提高单节点并行处理能力,其模块化结构增强了节点的可靠性。

    标签: CPLD 多处理器 控制网络 节点设计

    上传时间: 2013-08-31

    上传用户:shanxiliuxu

  • 关于FPGA流水线设计的论文

    关于FPGA流水线设计的论文\r\nThis work investigates the use of very deep pipelines for\r\nimplementing circuits in FPGAs, where each pipeline\r\nstage is limited to a single FPGA logic element (LE). The\r\narchitecture and VHDL design of a parameterized integer\r\na

    标签: FPGA 流水线 论文

    上传时间: 2013-09-03

    上传用户:wl9454

  • COOLMOS_原理结构

    看到不少网友对COOLMOS感兴趣,把自己收集整理的资料、个人理解发出来,与大家共享。个人理解不一定完全正确,仅供参考。COOLMOS(super junction)原理,与普通VDMOS的差异如下: 对于常规VDMOS器件结构,大家都知道Rdson与BV这一对矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson就大了。所以对于普通VDMOS,两者矛盾不可调和。8 X( ?1 B4 i* q: i但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不产生影响。为什么有了这个深入衬底的P区,就能大大提高耐压呢?

    标签: COOLMOS

    上传时间: 2014-12-23

    上传用户:标点符号

  • CoolMos的原理、结构及制造

    对于常规VDMOS器件结构, Rdson与BV存在矛盾关系,要想提高BV,都是从减小EPI参杂浓度着手,但是外延层又是正向电流流通的通道,EPI参杂浓度减小了,电阻必然变大,Rdson增大。所以对于普通VDMOS,两者矛盾不可调和。 但是对于COOLMOS,这个矛盾就不那么明显了。通过设置一个深入EPI的的P区,大大提高了BV,同时对Rdson上不产生影响。为什么有了这个深入衬底的P区,就能大大提高耐压呢? 对于常规VDMOS,反向耐压,主要靠的是N型EPI与body区界面的PN结,对于一个PN结,耐压时主要靠的是耗尽区承受,耗尽区内的电场大小、耗尽区扩展的宽度的面积,也就是下图中的浅绿色部分,就是承受电压的大小。常规VDMOS,P body浓度要大于N EPI, PN结耗尽区主要向低参杂一侧扩散,所以此结构下,P body区域一侧,耗尽区扩展很小,基本对承压没有多大贡献,承压主要是P body--N EPI在N型的一侧区域,这个区域的电场强度是逐渐变化的,越是靠近PN结面(a图的A结),电场强度E越大。所以形成的浅绿色面积有呈现梯形。

    标签: CoolMos 制造

    上传时间: 2013-11-11

    上传用户:小眼睛LSL

  • 带有增益提高技术的高速CMOS运算放大器设计

    设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。

    标签: CMOS 增益提高 运算 放大器设计

    上传时间: 2014-12-23

    上传用户:jiiszha

  • 锁相环技术及CD4046的结构和应用

    叙述了锁相环的应用及其结构特点, 较详细地介绍了锁相集成电路CD4046的结构特点和应用。

    标签: 4046 CD 锁相环技术

    上传时间: 2013-10-27

    上传用户:gxm2052

  • 流水线ADC的行为级仿真

    行为级仿真是提高流水线(Pipeline)ADC设计效率的重要手段。建立精确的行为级模型是进行行为级仿真的关键。本文采用基于电路宏模型技术的运算放大器模型,构建了流水线ADC的行为级模型并进行仿真。为验证提出模型的精度,以一个7位流水线ADC为例,分别进行了电路级与行为级的仿真,并做了对比。结果表明这样构建的行为级模型能较好地反映实际电路的特性,同时仿真时间大大缩短。

    标签: ADC 流水线 仿真

    上传时间: 2013-10-18

    上传用户:zsjinju

  • 挠性印制板拐角防撕裂结构信号传输性能分析

    挠性印制板很容易在大应力的作用下造成开裂或断裂,在设计时常在拐角处采用抗撕裂结构设计以更好地改善FPC的抗撕裂的性能。

    标签: 挠性印制 信号传输 性能分析

    上传时间: 2013-11-22

    上传用户:crazyer

  • 基于滑模变结构控制的Buck变换器

    为了实现对Buck变换器直流输出电压的精确控制,优化变换器的性能,提出了一种基于双滑模面控制的控制策略,建立了数学模型,并推导了变换器滑模面的存在条件。通过仿真实验表明,采用双滑模面控制滑模变结构控制的Buck变换器具有滑模控制快速响应、鲁棒性强等特点。

    标签: Buck 滑模变结构 控制 变换器

    上传时间: 2013-11-20

    上传用户:回电话#