虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

时钟设计

  • LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件

    LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件有两个控制输入:DIN CLK和片选(CS)。 内部系统时钟和DIN CLK可独立使用。应用电路的设计只需利用时钟启动转换或读出转换结果。当CS为高电平时, Dout处于高阻态且DIN时钟被禁止。

    标签: 1446 LTC 转换器 25

    上传时间: 2014-01-23

    上传用户:450976175

  • 2001年全国大学生电子设计竞赛“索尼杯”得主——调频收音机 本调频收音机主要由索尼公司的FM/AM收音机芯片CXA1019、ROHM公司的PLL频率合成器BU2614(本刊网站上提供了该芯片的资料

    2001年全国大学生电子设计竞赛“索尼杯”得主——调频收音机 本调频收音机主要由索尼公司的FM/AM收音机芯片CXA1019、ROHM公司的PLL频率合成器BU2614(本刊网站上提供了该芯片的资料)和单片机组成。系统以单片机AT89C51为控制核心,实现全频搜索、指定频率范围搜索和手动搜索 数控电位器(X9511)的引入使得音量连续调节而无滑动噪声 液晶显示器显示载频和时钟等信息 采用DC-DC电压转换器使整机在3V电源下稳定工作 为了实现电台存储功能,采用E~2ROM(AT24C04),既不怕掉电,又可存储多个电台 在此基础上,还增加了立体声解码,使声音更动听、逼真。 方案论证与比较 1.调谐方式的选择与论证 方案一 采用LC调谐法,在本振回路中通过机械调整谐振电路的电容值来改变本振频率,从而达到调谐的目的。这种调谐方式电路简单,但频率的稳定性差,且不利于使用单片机进行智能控制。

    标签: 2001 1019 2614 ROHM

    上传时间: 2013-12-16

    上传用户:123啊

  • 可编程时钟发生器及CYPRESS公司锁相环技术介绍

    可编程时钟发生器及CYPRESS公司锁相环技术介绍,对硬件设计有参考价值!

    标签: CYPRESS 可编程时钟 发生器 锁相环技术

    上传时间: 2015-12-28

    上传用户:love_stanford

  • 本电路设计的计价器不但能实现基本的计价

    本电路设计的计价器不但能实现基本的计价,而且还能根据白天、黑夜、中途等待来调节单价,同时在不计价的时候还能作为时钟为司机同志提供方便。

    标签: 电路设计 计价器 计价

    上传时间: 2014-01-14

    上传用户:liglechongchong

  • 课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置

    课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。

    标签: 数字 技术实现 电子技术

    上传时间: 2013-12-12

    上传用户:lx9076

  • 关于我的数字钟的设计,设计一个24小时的数字闹钟

    关于我的数字钟的设计,设计一个24小时的数字闹钟,该数字闹钟的面板如图9.1所示,它包括以下几个组成部分:(1)显示屏,由7个七段数码管组成,其中6个用于显示当前时间(时:分:秒)或设置的闹钟时间,而另一个则用于显示系统内部产生的周期性循环变化的待选预置数字; (2)YES(确认)键:用于输入新的时间或新的闹钟时间时,对每位待选预置数字输入的确认;(3)TIME(时间)键:用于确定新的时间设置;(4)ALARM(闹钟)键:用于确定新的闹钟时间设置,或显示已设置的闹钟时间;(5)扬声器,在当前时钟时间与闹钟时间相同时,发出蜂鸣声。

    标签: 数字 数字闹钟

    上传时间: 2013-12-10

    上传用户:wsf950131

  • 电子秒表的设计 1、用系统8253定时器提供的55ms定时单位

    电子秒表的设计 1、用系统8253定时器提供的55ms定时单位,设计秒表定时程序。 2、有关系统定时方法: PC机系统中的8253定时器0工作于方式3,外部提供一个时钟作为CLK信号, 频率:f=1.1931816MHz。 定时器0输出方波的频率:fout=1.1931816/65536=18.2Hz。 输出方波的周期Tout=1/18.2=54.945ms。8253A每隔55ms引起一次中断,作为定时信号。可用 5945ms作基本计时单位。 用BIOS调用INT 1AH可以取得该定时单位。例:1秒=18.2 (计时单位)

    标签: 8253 55 ms 电子秒表

    上传时间: 2016-03-13

    上传用户:asdkin

  • EDA课程设计

    EDA课程设计,包含源码和文档说明,实现秒表计数和闹钟功能,使用VHDL语言编写 已完成功能 1. 完成时/分/秒的依次显示并正确计数,利用六位数码管显示; 2. 时/分/秒各段个位满10正确进位,秒/分能做到满60向前进位,有系统时间清零功能; 3. 定时器:实现整点报时,通过扬声器发出高低报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 闹钟:实现分/时闹钟设置,在时钟到达设定时间时通过扬声器响铃。有静音模式。 待改进功能: 1. 系统没有万年历功能,正在思考设计方法。 2. 应添加秒表功能。

    标签: EDA

    上传时间: 2016-03-15

    上传用户:thesk123

  • 实用数字万年历设计:该系统的设计电路是以 AT89S52 单片机为核心控制器

    实用数字万年历设计:该系统的设计电路是以 AT89S52 单片机为核心控制器,其外围电路主要包括时钟模块,键盘模块,液晶模块, 闹钟模块和与PC 机通信模块等。这种电子时钟不仅具有了一般电子时钟的基本功能,并且具有以下功能:闹 钟时间设置,闹钟音乐选择,显示年月日与星期,显示农历,通过PC 机在Internet 上同步时间,与PC 通信时 PC 机上会显示友好界面等一系列功能。整个系统使用单片机C51 语言进行编程,PC 机上的通信界面有VB 编 程,实现其设计的各种功能。

    标签: 89S S52 AT 89

    上传时间: 2013-12-21

    上传用户:manlian

  • Quartus II 5.0下写的一个单总线架构的CPU设计

    Quartus II 5.0下写的一个单总线架构的CPU设计,包括控制器、运算器、译码电路等。模拟的时钟脉冲也给出。已经通过Quartus II 5.0运行。可以给需要设计总线架构CPU的同学一点参考。

    标签: Quartus 5.0 CPU II

    上传时间: 2013-12-10

    上传用户:familiarsmile